|
AD 9650的主要特點1 A" b8 h: s0 g9 Z" [
& w: U! \+ _0 O a# S1 S
105 /80 /65 /25 MSPS取樣速率 $ w: Q4 h# V, F0 _# C: Q* s9 q
16位元解析度
+ ~9 B/ D# F: {7 M0 ]0 ESNR:82 dBFS,在30 MHz與105 MSPS下。 3 e" |* i& _9 T" z0 B
SFDR:90 dBc,在30 MHz與105 MSPS下。 0 z" e& E- X$ a) X; m1 c5 P+ J. n
低功率:328 mW /通道,在105 MSPS下。 " ^+ O! O9 f& x
可選擇晶片內建的抖動(dither)功能 % L4 y3 t0 \* v, n. A; R4 K
1.8 V類比電源供應操作 ' i, [. w* `( p0 g) ?/ a# u+ B
, z; i2 y) B, e8 b+ r0 T7 V
AD 9650為完整信號鏈的一部分,可以和放大器、可變增益放大器(VGA)、以及時脈驅動器像是ADL 5562 3.3 GHz超低失真 RF /IF差動放大器、ADA 4937-2超低失真差動ADC驅動器、AD 8372可編程雙工VGA、AD 9510時脈分配IC、以及具有整合式壓控振盪器(VCO)的AD 9520 CMOS輸出時脈產生器等共同使用。9 k) U% X; r6 @, G3 k, H. e3 r
" ]: Y; W- t* _0 y8 d% [! c! k! p# t
價格以及供應時程 產品 | 樣品提供 | 解析度$ ?, q. b0 x. I* Z. }
(位元) | 資料速率0 `* Q( i! w2 O7 L1 D9 V" t8 [
(MSPS) | 以 1,000顆量計的單價 | 封裝方式 | AD 9650-105 | 已經開始提供 | 16 | 105 | $ 122.50美元 | 64隻接腳 LFCSP | AD 9650-80 | 已經開始提供 | 16 | 80 | $ 105美元 | 64隻接腳 LFCSP | AD 9650-65 | 已經開始提供 | 16 | 65 | $ 87.50美元 | 64隻接腳 LFCSP | AD 9650-25 | 已經開始提供 | 16 | 25 | $ 52.50美元 | 64隻接腳 LFCSP |
|
|