Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4511|回復: 2
打印 上一主題 下一主題

[問題求助] 設計一用於5bit, 1GS/s Flash ADC的 comparator, 如何model其input referred offset?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-13 12:28:41 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
這是一個project,其中有一個spec是 the input referred offset of each comparator must be below 0.5LSB
% Q5 @: }- U* k$ i/ y; u (i.e., 3-sigma<0.5LSB)
. S* O. \2 w$ \0 N, z已知: sigma(delta(I)/I) , sigma( delta(beta)) sigma(delta(Vth)) 三道計算式
) [. S0 W2 Q( X$ ^. A, v       I= bias current of devices, beta=uCox(W/L)
3 b# M# S$ F% _5 J# w! w! G     還有 3sigma(delta(R)/R), 3sigma(delta(C)/C) 的計算式也都已知
% o, ~  `; o& l; f, S4 U這些sigma的式子的未知數都只剩下W和L+ e- e# r! n& [( \9 N

4 n# x+ [. P, A9 A/ ^, z  z我要做的是fully differential comparator (兩級 differential pre-amp, 兩級 latch)* _* V& \+ V1 {/ z2 c) q" O
請問要怎麼利用這個spec算出一些可用的參數呢? (例如: 一些latch和Pre-amp 的mos size) .
# v2 ]  K# ]5 M. c- W2 ~ 謝謝大家
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-10-14 00:33:28 | 只看該作者
看不懂sigma(delta())
; K* H/ O0 d% t  c# W' R6 g* H這是代表標準差嗎?5 A& O2 {9 H6 E# g2 z2 z5 {5 ?$ f' \
offset是元件之間不對稱造成的 仔細的推導input等效電壓可能要花點時間 這跟你的comparator架構有關* q" o! ?) y6 P0 i4 f& h
我沒做過這個comparator 有個想法可以參考看看
+ |% G1 u/ U' R  N1 R假如這些變動的值都知道 譬如MOS beta的差異最大值為三個標準差之類的$ ?. c# V2 H( d& E, c
可以用Hspice模擬看看 譬如故意將兩邊MOS設成不匹配 然後看看輸入電壓差異多少會彌補回來
9 @* e& Q0 k% f$ P當然這是靠電腦跑模擬 能自己推導公式是最好了 這樣就靠計算就可以知道
+ H+ X6 y: k+ k- l以這個規格來說 要到5bit應該不難啦 size應該不用太大 但是速度要夠快就是了
4 M% O8 Z: \6 K7 U7 [" m) r' I3 v7 k! L& u! M
[ 本帖最後由 monkeybad 於 2007-10-14 12:35 AM 編輯 ]
3#
發表於 2010-11-24 17:29:29 | 只看該作者
請問有~comparator layout floor嗎~~3q
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-10-18 04:37 PM , Processed in 0.167010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表