|
現在FPGA / CPLD的package很難能"自己作"
, S5 u6 l* `1 C1 r* C( V0 ?一般都要送工廠製作PCB跟打件, 意思是全自己搞的話, 你將會需要軟體畫schematic (OrCAD之類), 還要自己layout (PCAD, Allegro之類), 然後找工廠代工作PCB, 還有打件 (一大堆SMD, 特別有的是BGA包裝, 很少人自己有工具能DIY的)
( ]( I* O, Q$ U& i! X% M4 a3 ]- z6 K% A0 R% ~
建議...買一張現成的發展板爽度比較高, 上面都會劉擴充接腳讓你接自己的電路.
) d7 {! n7 w& E
) F4 ?: _, n% d- ^; a% C若是你還是要自己作...首先選定自己要用的FPGA/CPLD是那一顆, 然後k他的datasheet, 留意它的電源有那些, 像Altera就分Vccint, Vccio, 而Vccio又根據你的幾個IO BANK的準位又可能有別的可能性. 其它重點在clock要接到特定pin, 還有下載電路, 看你有沒需要用到configuration ROM, 沒用到的話可以只作JTAG. 然後就把你要用的周邊依適當的設計接到 FPGA/ CPLD的IO pin就好了,當然一些適當的補償電路是一定要的, 像是 decoupling CAP...
$ U; `! @4 p5 _
# k- R7 G1 b& t7 C還是買一張好了.. ai |
|