Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 26174|回復: 11
打印 上一主題 下一主題

[問題求助] 請教hspice暫態分析的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-2 21:53:16 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
以下是暫態分析的一段指令:# @% {" S( b& O: s- q
.tran 10n 100n0 h+ ^0 i1 I2 s# [7 ?  D5 K8 m  I7 f

& v# r/ o4 J2 F書上是寫求某段時域中電路的響應。" ^7 N3 `1 B) B! f
而此段指令解釋為 從0到100ns進行暫態分析 ,並且每10ns 記錄一次。
- C% h) E. |+ b# W: d4 j4 w! |  i小妹想請教一下 關於每多少ns記錄一次,這個到底是什麼意思? 還有記錄的時間設大 與設小  在輸出波形 圖中有何差異阿?! N0 @9 m9 }5 t: @+ F
& u( G2 q* u7 t4 e& a5 e
假設我的hspice檔內容如下:% p$ T& |3 Q1 V' }
vin  a gnd! pwl(0n 0v,5n 0v,5.2n 5v,5.7n 5v,5.9n 0v)
/ ^1 e* P1 K* x( y. M.tran 0.1n 10n
: J$ D; }) K9 R0 u0 t.option post" G/ I/ `4 y* V" Q
.end, ?- Y, V! ~) ]3 H  e' h, S; j
----------------------------------------------------
( q1 ]& N4 D, N. |! o我的輸入電壓vin 它的rise及fall時間皆設0.2ns的延遲時間,然後我暫態分析設每0.1ns記錄一次。
& e' ~4 S" L/ N我想問,我每多少秒記錄一次的時間 若比輸入訊號的rise及fall延遲時間還長的話,是不是就無法作暫態分析?或是看輸出波形時,
1 t4 L' W7 G9 z9 Z4 i: Y輸入訊號的rise及fall延遲時間 在輸出波形中不會有延遲?0 Y: b8 i6 G  Y' ~
-----------------------8 T% O' O* H4 \9 V. [! ?  f
小妹個人的看法是理想上,輸出訊號波形應該與輸入訊號波形相同並且沒有任何時間點發生delay。' m8 B- Q6 J1 P' S
除非輸入訊號本身有delay ,輸出波形 理應與輸入波形一樣 並且也有delay。; t7 [9 G' V, L* A- a- ]* U
即然如此...  那我hspice檔中設輸入訊號rise及fall延遲時間為0.2ns 則輸出波形中rise及fall延遲時間也應為0.2ns 。
# L, u1 U- d4 k1 @) m9 B- B所以為了正確的分析輸出波形,我暫態分析指令中 應該以<0.2ns 的時間 每次記錄一次,這樣輸出波形才有0.2ns的延遲時間!4 q2 o: L( i5 I. C/ z
而如果設>0.2ns 記錄一次 ,則輸出波形中 將不會有這0.2ns的延遲時間 出現吧?
9 Y9 a5 a9 o+ r-----------------------/ m. y4 ~+ u. _6 B1 R
請問小妹 對於暫態分析指令中 ,對於每多少ns記錄一次的 觀念及用法是否正確? 輸入訊號有延遲 ,則暫態分析 每次記錄的時間需小於這延遲的時間 才測的到?     麻煩先進們 糾正 和指教 謝謝唷^^
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-9-2 22:37:32 | 只看該作者
觀念正確) Q+ f" B( n9 y7 w6 g
一般紀錄次數越多越好,當然速度會變慢,就看各人需求了,在業界模擬大都在us等級,很少用到ns等級,因為device的反應速度問題....以後你就知道了。
3#
 樓主| 發表於 2007-9-2 23:00:03 | 只看該作者
謝謝大大的回答^^
8 I2 G& b( s, J6 W至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已? 還有最後一個問題是如果輸入訊號波形皆沒延遲,則暫態分析 記錄次數多寡 就與輸入訊號無關吧 是嗎^^) P  M( e( s) ?' `# k
請大大提供意見 謝謝
4#
發表於 2007-9-3 20:11:26 | 只看該作者
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已?" K& I5 O( ^9 J$ ~8 {. {

& F" A. [4 z4 K. ]8 ^-->yes
5#
發表於 2007-9-3 22:13:27 | 只看該作者
.tran 0.1n 10n
* }4 w% f: U) e3 C下這行指令時...
$ D' N/ z8 Y7 n/ C! O0 ?! V1 {代表暫態分析會從0s~10ns進行掃描...: B2 `7 \& h: Y0 @+ v6 ^
並且從0s到10ns中..每經過0.1ns紀錄一次...
; @& W( L9 |2 H# u所以傯共會紀錄101點..
+ E9 q: a6 R* j3 g$ t$ K最後下.option post的指令..: |  z" p9 [7 I& q  _7 x/ o  s9 v
是把紀錄的點作連線的動作...
# X4 h7 Q% s' o; r) H因此才可以在awave中看到曲線..2 w  t5 v) i* b
+ \7 w$ Q8 T& J# f/ X4 i, {! i
(通常用PC版的HSPICE..程式會自動幫你載入這一個指令..
# L% d! }5 _' e& w, {3 g  若用工作站..一定要記得下這行指令....)4 {- V" \+ }. x2 S# N4 @

! h( {) d# |) L# O0 D- J另外關於第二個問題...; `; n9 r- s: ]: H
如果輸入點沒有延遲..紀錄點是否可以隨便設??* R8 J1 \% T# {6 |+ b$ |/ J1 m
以一個Inverter為例子....
5 z! B$ g2 |9 E( \輸入訊號給訂一個方波..., {6 }7 i. _5 M
上升和下降都沒有延遲...
( u) f- w& p; e! _但是Inverter本身就是一個RC...
, t  S1 }  Y( `. X所以會在輸出部份產生延遲...
) m7 F$ R2 S( C9 K這時候..取點就很重要了...
! a. O5 O$ S, y1 x$ R+ E/ F4 O9 S如果取的點數太少...許多細微的變化可能看不出來..
7 a' j; i9 f6 Q+ H( O我想速度方面應該還好...3 I3 h0 t! ^& h1 S1 R6 L
很多老師都會說..HSPICE跑個一個星期都算很正常...# j5 o; @* ]% Z$ G0 R! v$ r* _$ b
因此..我想.取千分之ㄧ點以上應該也還是可以接受的範圍
6#
 樓主| 發表於 2007-9-5 22:26:10 | 只看該作者
小妹還想另外請教:『何時才需要測量輸出delay 時間』$ m( L1 x1 X: Z# ~
小妹在post-sim中利用pwl指令輸入一脈波到反相器,其中脈波的rise、fall 時間故意設0.5ns 給輸入訊號有所延遲。然後量測輸入電壓在1/2 vdd時 直到輸出電壓到1/2 vdd時的這段延遲時間,其結果 fall的延遲時間為:3.0579E-11   rise為:6.6442E-11
- g. ?( T  q$ C3 U: J0 S從輸出的rsie、fall的延遲時間比 輸入訊號延遲時間0.5ns還小 ,這樣算是理想我們正想要的吧?5 P- w. p2 Y. @/ Q( p; W
如果量測的輸出延遲時間還比輸入訊號還長,就可能是跑post-sim前 畫layout佈局時 畫的不是很好而造成延遲時間很長吧?( p: O" U4 l, w% w7 R

) Z# t' n7 _& J) B, h+ e還有我們什麼情況下才會想要跑spice來測輸出是否delay ?% o$ [' W1 w  `/ I6 U

- c1 N  n, M& f( [" ^: ?6 j麻煩先進們 指教和糾正  謝謝喔
7#
發表於 2007-9-5 22:55:47 | 只看該作者

回復 #6 君婷 的帖子

1、當你的操作信號pulse width很小的時候,就要考量。. [2 h% d5 j( q" W- y) W& v
2、電路中對delay較要求時,如clk signal。
8 k: F+ ~% ?: c4 a: d/ U/ y; a( J3、其他的留給別人補充。
8#
發表於 2007-9-5 23:55:26 | 只看該作者
對類比電路設計者而言,要量測delay通常都會在clock信號,或者一般正常的傳送信號均需要去量測其delay9 y7 a; q' z7 {' {
而要看其pos-sim的delay時間,最主要的原因乃在要看layout的寄生效應對電路的影響有多大* m! {7 [! x+ Z9 b! p# u. @! P1 b& k( u
再者,我們要看其buffer的fan-out能力被降低了多少; I) j  M( v0 r% ?; r4 O# V7 t
而對一個類比電路設計者而言,我們在看pos-sim的結果時,並不是單單看在某一個電壓,某一個溫度下的delay時間,而是要有製程的五種變化搭配電源電壓10%變化及溫度的高低變化的各種組合,然後各種情況均要在規格之內才可,不然就要改元件的W,L值3 ^8 u( F" r1 w0 `: ~
另外,一般我們在設輸入信號時,rise time和fall time大概都是0.5ns和0.5ns,當然也可以更長或者更短,而這個條件是要看整個系統的情況來決定
! W9 {- ]' W5 P: E# `2 f' z' B而至於你量測delay的條件並沒有問題,也就是輸出信號的正端的1/2 VDD到輸入信號的正端的1/2 VDD為一個delay time,通常,這個delay時間若大於輸入信號半個週期的話,就會相當危險,需要加大其W,縮小其L
9#
 樓主| 發表於 2007-9-6 08:11:55 | 只看該作者
副版  S* |, y0 ]4 D. Q6 w
您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?$ ~: q$ m8 b3 p9 k! x# |
像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可以大到超過0.5ns且小於輸入信號半個週期 那麼大的範圍嗎
" v0 o  h* s) T因為我覺得如果delay時間允許誤差的上限越大 可能輸出波形會越明顯的失真吧^^
5 l$ i' ^' {: Y1 z! P- S) V還有請問類比電路的輸入訊號通常用多少伏測式?一方面我不知電壓源上限可設多大,所以我都vdd設5v 而輸入信號也5v9 v& z+ x; F0 _
' c8 e! z# W% n
同時也謝謝m851055   的說明 ^^; g% @, b. N" J

- h: {  Q" H( F6 Y  o$ c4 g" ][ 本帖最後由 君婷 於 2007-9-6 08:18 AM 編輯 ]
10#
發表於 2007-10-15 03:54:03 | 只看該作者
嗯~~講的真好~~本來不知道的問題~現在都知道囉~多謝大大無私
11#
發表於 2007-10-16 23:23:04 | 只看該作者
不好意思,因為前陣子工作在忙,故而較少上來論壇,所以也沒留意到妳的問題: _6 S- \4 z% q) \/ N

# m" f; P4 }# x( O( x* L! {/ @通常,我們在作的delay並不會拖到大於輸入信號半個週期,因為那表示這個delay是非常危險的情況和設計,但,有一種情況會比較特殊些
- b4 J5 }6 M# u3 y1 ]那就是應用在高速電路中,如high speed serial link電路,假設有2Ghz的clock,那它的一個週期則為0.5ns,試想一下,一個週期就只有0.5ns,那一個反相器的delay time要小到多少才不會影響到信號的傳輸,所以,這是高速電路應用中所遇到的困難
0 c/ ?3 Z  j5 }( \- U! _1 `6 h一般在應用中,我們的clock並不會非常地高(大於1GHz),所以也就沒有這個問題,但如果是手機或者微波電路,那這個問題就會很麻煩2 [0 R6 H" j9 |
; h4 s4 c! g- b! ~: @" @' g
另外,delay time的應用上,通常是用在digital circuit中,因為clock tree的緣故,所以時常需要用到delay cell來讓chip內部的clock timing能夠符合到spec.,所以,只要能夠達到delay,後面再加一級較強的buffer即可2 U+ [. Z1 U8 W' X- f

4 J) G4 U0 @1 g+ G; i最後,電壓源的上限是要看製程而定; n/ Z* Q' G; t0 |" j) G
如0.35um,其電壓源的上限就是3.3V,若是0.25um,因為內部有兩組電壓,所以就有2.5V和3.3V
  Q! H* Y0 i# R9 d- u/ ]- |2 H  T- w所以,不同的製程就有不同的電壓源上限& J/ [' `; c8 r8 u

: u* q/ \+ z$ b
( I% q- B- E4 K) \6 R# R' F" n4 o) i7 p9 r
原帖由 君婷 於 2007-9-6 08:11 AM 發表 ) t! J+ p4 D- Q+ E9 w7 A' o$ t
副版
1 z: k- t; u. U' p您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?
7 I, _6 u3 L( D7 D/ C; }8 I4 Z像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可 ...
12#
發表於 2007-12-23 21:01:07 | 只看該作者
Hi~各位大大9 H. T. N" R$ m
我是HSPICE新手~最近老師要我們寫一個4-bit DAC,不知如何著手,網路上是否有可參考的範本資料~
1 ~- N; }- Q* |3 ~謝謝各位大大
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-30 01:09 AM , Processed in 0.173010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表