|
最近在做 輸入介面 用的是 比較器的電路 也就是一個簡單的 Single-Stage的 OP來實現.& o1 {$ v/ g) O- a! ^6 `' ^
但是下線之後 發現測出來的 Internal Signal rising/falling duty相當的不對稱
9 D* L. b$ Q& C. H" g0 A8 k- F" @& w而且 VIH/VIL 非常的不好 可是模擬的時候 Input 只要比 VREF 稍為高一點或低一點 不用50mv Output就會翻過去了, G0 a" O2 P" N) ^" l) L2 G. _5 L
但是 Hardware測出來 卻需要 300-400mV 實在不是很懂為什麼模擬與實際情況會差那麼多?; a8 z6 y2 H, n$ p
; N/ A! e, X0 A: `6 M @( v
這是個 N-TYPE的OP 上面是電流鏡接VCC 下面直接接地.7 w6 U8 i9 F7 T# j+ I! x& y t
, A6 R8 }( l9 U; @4 U
[ 本帖最後由 yhchang 於 2008-5-13 11:01 PM 編輯 ] |
|