Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 1828|回復: 1
打印 上一主題 下一主題

ARC推出VRaptor-Based新視訊子系統

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-8-16 10:08:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
為消費性裝置建立高品質視訊編碼標竿
  H  e- m  @: J$ J7 ]. @動態編碼技術提供超低功耗作業以克服多重系統限制3 X6 v! a& |0 X

# \2 [' {7 r5 l. `3 k/ Z4 Y  }6 d<2007年8月15日>可組態子系統暨CPU/DSP處理器全球領導廠商ARC International宣佈推出五款ARC&reg; Video Subsystem系列產品,包括AV 417V、AV 407V、AV406V、AV 404V和AV 402V。這些新的視訊子系統都具備ARC申請專利中的動態編碼技術,以及如H.264等先進的視訊編碼演算技術,能以最低功耗為視訊串流提供高達Standard Definition解析度的編解碼功能。新產品的推出預計將為業界高品質視訊編碼建立起新的技術標竿,五款新產品目前都已開放全球客戶申請授權,而AV 417V已開始出貨。
4 [. V% z; W. s" j3 J" m
' e9 h! J& C) D1 w4 bARC Video Subsystem系列產品可協助SoC設計業者快速為各種可攜式媒體播放器和消費性多媒體裝置開發獨特的產品。所有產品皆以VRaptor™多核心架構(Multicore Architecture)為基礎,每款皆具備可編程能力,可為多種普及的視訊標準編/解碼,並結合多項最佳化的媒體處理單元,包括:( r8 B* ]5 a% Q$ \% {% E  P# g4 W
.ARC 700可組態核心系列產品之一; e9 Q2 n9 u4 [  `& ~2 r3 N
.可多達二顆128-bit SIMD媒體處理器
1 `- j3 e4 b6 j2 m.一個雙通道多媒體最佳化DMA引擎. {7 H# Y  }, m, G$ D# s8 }
.個別的多重標準編解碼加速器
9 m+ ^" R0 l0 b' p7 W+ A6 p7 k.可編程動作解析加速器  q' T- N6 ], C* E5 P/ T7 |
.SoC開發工具/ [7 |, X1 R3 a- V; c& v  M
.最佳化視訊編解碼器:! o3 L9 s8 f6 x# p
.(編碼) H.264 BP、MPEG4-SP/ASP、H.263 profile 0和JPEG4 C8 |; C4 N/ C. i6 H, t+ c
.(解碼) H.264 BP、MPEG4-SP/ASP、H.263 profile 0、VC-1 SP、MPEG-2 MP@ML、MJPEG、JPEG、TIFF和 PNG
. Y( P8 G4 G- c( }# [7 C$ F0 ^) J& A/ b
知名市調公司Semico Research的資深ASIC暨SoC市場分析師Richard Wawrzyniak表示:「對於想要採用開放式授權IP開發下一代解決方案的晶片設計業者而言,ARC最新的VRaptor-based視訊子系統系列產品勢必帶來重大的技術突破。這些子系統所具備的低功耗、高效能與超小的晶元尺寸等優勢,都能大幅降低新一代SoC解決方案的研發成本。此外,這些異質多核心子系統所內建的RISC處理器可以當成許多應用的處理單元,而不需再建立一個與主處理器連接的介面,這個特點相信將吸引更多的設計業者採納。而處理器本身除了執行特定功能之外還可以再執行其他運算功能,因此將發揮加倍效益。」, q6 Z# `7 D& @0 P

( u; u. o0 ~8 W  I8 j0 sARC&reg; Video Subsystem系列產品. k! N, g/ ?5 B/ B+ C8 `7 c
新系列產品包括五種以VRaptor多核心架構為基礎的新子系統,功能和組態如附表所示:* r+ H9 J, a+ b0 L8 P
產品
功能
組態
解碼
編碼
AV 417V
高品質
D1編碼
D1解碼
ARC 700 +
2x SIMD MP
+ EE + ED + ME
高達D1
高達D1
AV 407V
縮小晶元尺寸
D1編碼
D1解碼
ARC 700 +
1x SIMD MP
+ EE + ED + ME
高達D1
高達D1
AV 406V
低功耗
D1編碼
CIF解碼
ARC 700 +
1x SIMD MP
+ EE + ME
高達CIF
高達D1
AV 404V
低功耗
CIF編碼
D1解碼
ARC 700 +
1x SIMD MP
+ ED +EE
高達D1
高達CIF
AV 402V
最小晶元尺寸
CIF編碼
CIF解碼
ARC 700 +
1x SIMD MP
+ EE
高達CIF
高達CIF
" D& }1 \, V! @6 G  E3 B

  c3 x/ E" g$ N7 x3 N/ X圖說:3 R: {1 a& K7 V$ |" h" d8 `! v
SIMD MP:單一指令、多重資料(Single Instruction, Multiple Data)媒體處理器. ?4 r5 }9 Y3 R# x" {
CIF:共通中間格式(Common Intermediate Format), 384x288 at 30fps
  B- p! }) L. Y1 t. e& MD1解析度:720x576 (TV PAL)或720x480 (TV NTSC)
( r: Z- R+ r( C5 M8 ]7 sEE:一致性編碼器(entropy encoder);ED:一致性解碼器(entropy decoder);ME:動作解析(motion estimator)7 ?" w  _4 I7 D, j3 P$ ]

. A0 a# g) {$ ~- w2 J0 k2 _, W' u高品質視訊編碼 - 將多媒體處理帶入全新境界
# d8 H* C- [: i* r, Z據研究調查機構預測2010年全球單是照相手機銷售量即可望達到15億支,將成為最普及的影像捕捉設備,一些如YouTube等可供個人公開自製視訊剪輯的網站,已快速席捲全球形成一種風潮。然而,這些內容大多透過普通的照相手機或數位相機拍攝,因此視訊品質受到這些低階編碼器所限制。9 Z4 F" F4 w1 d4 m& h

4 o- E1 a- k; l: S2 {ARC新視訊子系統所提供的高品質編碼能力能讓SoC開發業者設計出具備產品區隔優勢的晶片,同時克服低功耗高解析度編碼能力的研發挑戰。4 V* Z- v1 e( R3 c

. {; i$ L. e; `/ |4 X5 OARC將建立視訊品質新標竿- m! [+ A) B0 Y0 J
AV417V是ARC新視訊子系統中的頂級產品,以它拍攝一段30秒長度的曼哈頓大廈影片測試結果,和今日可攜式裝置的典型編碼器品質相比,畫質清晰度約提昇了300%。% ~% N8 u* C2 ^% r* _3 n/ ]! Y

! r# U) q+ B* X8 \- aARC Video Subsystem採納視訊編解碼標準組織所指定的演算法(工具) (例如比一般編碼標準複雜將近五倍以上的H.264 ),實現高品質的視訊編碼。而ARC以VRaptor為基礎的高效能架構能以合理的時脈頻率支援高需求的編碼演算法,為SoC設計業者提供了一個高效率的方案。
; {- L3 q; I9 ^% Q$ `6 @- A. r* s0 i) }5 w9 ~. ?+ j) B5 G" L$ r
AV 417V Subsystem採用130nm製程,以10.27平方公厘的小晶片面積即可達到如下述編碼和解碼效能:
/ A3 q  u4 F5 O  ]: [. K2 C  b/ rl        H.264 BP編碼(30 fps)達到10Mbps視訊串流位元速率,以200 MHz作業。
) T* s  s  x* O" _4 S; {l        H.264解碼達到1.5-Mbit/s視訊串流位元速率,以160 MHz作業。, u, P  A$ L8 _5 ]0 E1 s6 L- t

6 d0 [" }! P6 A1 k% ~ARC新低功耗動態編碼技術9 Z8 _" [# M4 z) r
ARC視訊子系統系列新產品的一項主要創新就是採用了正在申請專利的動態編碼(Dynamic Encoding)技術,使產品不論在任何系統條件下都能提供最佳化的視訊編碼。視訊編碼是一項重複性的工作,藉由執行一組演算法而將數位視訊串流或數位靜態影像編碼成H.264 BP、MPEG4-SP/ASP、H.263 profile 0和JPEG等格式。此外,動態編碼技術會持續評估系統資源,並調配運用不同處理資源以達到最佳結果。例如,動態編碼便允許設計業者根據手機的電力狀態(充飽電或者即將耗盡電力)調整編碼程序。 & t5 c. y- z( V/ A
! P1 v4 I! Q: _# @5 h3 f4 [# o
ARC Video Subsystems - 協助SoC設計業者輕鬆建立產品差異化的優勢
4 P/ i* Y- W/ F* W: u1 ]8 b9 f7 u一般用途的CPU和數位訊號處理器(DSP)無法有效處理複雜的多媒體演算法。因此,SoC設計業者通常必須在晶片上建置數個一般用途的核心,導致矽晶面積的大幅增加和功耗提高,對於可攜式應用而言並非理想方案。; v4 t& J: S" P2 G$ _' U
( g9 s# X; ^5 X% N0 w% G
許多人會轉而採用專用的固定功能硬體區塊 (fixed-function hardware blocks) 以處理特定的媒體演算法。然而,這種方法並未提供可編程能力,無法配合編解碼標準的發展,因此反而侷限了產品的生命周期。ARC Video Subsystem針對影音應用的特殊處理需求採用獨特的最佳化技術,包括:
3 F4 K0 C3 E+ t5 hl        可編程能力,支援處理多重格式編解碼器。
1 b! r3 n0 m: m' ul        可組態能力,建立最高的產品區隔優勢。6 S$ W: B0 d1 @/ k% C& x
l        預先整合且預先驗證,免除很多軟硬體設計上的挑戰。9 k3 I* L  ?. q# M9 @; i' l, i
l        高效率視訊編碼,使用極低的功耗,佔用很少的矽晶面積。% @7 h; p6 q9 ]! B
; h' X- U4 I6 h  K' V
ARC VRaptor™多核心架構! [6 R6 A( Z$ s$ k5 H3 A/ ^  J
ARC Video Subsystem系列新產品以VRaptor多核心架構為基礎,是一種可延展的異質處理器架構,克服了低功耗多媒體處理的效能挑戰。VRaptor提供三種不同類別的ARC核心模組。第一類包括一顆可組態700系列核心及多種特殊SIMD多媒體處理器,針對解塊濾波(low-pass deblocking filters)和圖素轉換等提供最佳化功能。第二類包括加速器,例如一致性編解碼器以及動作解析器等,在執行多媒體處理工作上,比一般用途可編程核心的效率更高。第三類包括高速DMA控制器,能疏通CPU在處理多媒體編解碼所涉及的複雜資料移動。% a5 \& R/ _3 [5 A0 r0 K) d

! t) U+ e& [' _' n4 fVRaptor架構藉由獨特的通道通訊能力,將異質多核心資源連結在一起。700處理器核心、SIMD加速器、DMA引擎、一致性編碼和解碼器、以及動作解析加速器等,全都採行鬆弛耦合(loosely coupled)並且相互獨立作業。700處理器核心使用一個簡單的fire-and-forget訊息,將工作分配給每一個加速器。主記憶體內的訊息可以進行零資源負荷的脈絡切換(context switch),以導引加速器執行工作並於完成時通知700處理器,而700處理器隨即向加速器發出另一個脈絡切換以啟始另一項工作。如此,所有加速器都以全速維持獨立執行,無需等候系統內其他任何處理資源的處理結果。2 P5 I& e1 L3 Z4 U0 \5 T; D5 D7 J8 [

2 i" A7 L- H; U: ~+ h產品供應* a8 t. P# @6 {6 y0 G. R
ARC Video Subsystem已開放全球客戶授權。詳細產品資訊請聯絡ARC International (info@arc.com)或拜訪www.arc.com2 n! T. t  `5 A2 D! a4 s3 E
# y/ l% H& r; `- X8 H" W- h& m
關於ARC International plc
, y8 p! C3 \* eARC International是可組態子系統暨CPU/DSP處理器的全球領導廠商,其產品獲全球140家以上的半導體公司廣泛採用,以開發具備策略競爭優勢的系統單晶片(SoC)設計。ARC的專利可組態產品優勢包括小尺寸、低功耗、低製造成本,更重要的是,能夠比「固定組態」核心方案創造更高的產品差異性。; N! l6 k$ n* j& o7 ]" P: s' _
7 @( U% `/ b% A1 L& m* m
ARC International事業遍佈全球,在美國加州和英國St. Albans設有企業總部和研發中心。ARC International在倫敦證券交易所掛牌交易,代號ARK。詳細資訊請參觀www.ARC.com
$ C, u+ P- f) g

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2008-1-14 10:11:27 | 只看該作者
ARC� Video Subsystem家族產品開始支援RealVideo�格式
  z  S  S2 ~& E
4 ~* u# F8 q8 [1 X( _% D# @
新解碼器承襲ARC的多重規格優勢 解碼效能比競爭方案快75%
% Q1 h6 T/ @9 J  M. O7 F0 b
. y( z3 G" _( N& E9 T
<2007年1月11日> 可組態多媒體子系統暨CPU/DSP處理器全球領導廠商ARC International在2008年國際消費性電子展(CES)中宣佈為ARC Video Subsystem家族產品推出一款RealVideo解碼器。新解碼器支援採用RealVideo version 7、8、9或10格式所編碼的內容。目前市場中的其他競爭方案在解碼類似的RealVideo位元流時,需耗費比ARC Video Subsystem家族多達75%的週期*。ARC在移植與最佳化多媒體格式技術領域居領導地位,可協助客戶為多媒體應用提供現今最普及的視訊編解碼器。ARC已將RealVideo最佳化版本的原始碼貢獻給RealNetworks�公司的Helix� Community社群,開放給已獲Helix� Community授權者研發或發行。
' @; i6 }* z0 S
: y" k/ Y- V0 p- o; \& mRealNetworks商務開發總監Scott Nelson表示:「RealAudio�和RealVideo獲得許多可攜式多媒體內容供應商和設備製造商的採納。全球已有超過1億8,000萬支結合Helix與Real�技術的手機在市面上流通,並有數十家OEM和IC製造商獲得RealAudio和RealVideo的授權。我們非常樂見ARC為持續擴充的產業鏈提供技術支援並開發更高層級的效能。」
3 `+ X  D; @  ?! d2 L9 h* a' L7 t* T
ARC International行銷副總裁Bill Jackson表示:「ARC在將日趨普及的RealVideo解碼器移植到ARC Video Subsystem家族的同時,也展現了ARC多媒體子系統產品所具有的多重規格彈性。我們的客戶為全球市場開發產品,必須滿足每一市場區域對視訊規格的不同需求。而RealVideo格式在亞洲,尤其是中國,已累積充沛的市場動能。透過採用ARC Video Subsystem家族產品,客戶只需部署一個單一的視訊最佳化子系統,就能藉由ARC Video編解碼軟體根據特定市場需求組態最佳系統。」4 G! U1 s1 B) t. e6 j2 {) f+ L: G5 n

- P: \) {0 W; ?& `) H*本項測試結果是以其他三家廠商所發表的RealVideo�解碼器所公佈的資料為基礎,由ARC進行工程分析比較。! g) e  A: u! J9 }$ F$ R

  j" N; x, g+ |3 j關於ARC International plc' D& [# _( v  Q! q, w
ARC International是可組態多媒體子系統暨CPU/DSP處理器的全球領導廠商,其產品獲全球半導體公司廣泛採用,以開發具備策略競爭優勢的系統單晶片(SoC)設計。ARC的專利可組態產品優勢包括小尺寸、低功耗、低製造成本,更重要的是,能夠比「固定組態」核心方案創造更高的產品差異性。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-28 11:22 AM , Processed in 0.185011 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表