Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5366|回復: 7
打印 上一主題 下一主題

[問題求助] Partial Reconfiguration(Xilinx FPGA)

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-3-30 00:28:11 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
版上的各位先進,因為在找資料,無意間也發現了此討論區,
: ^8 ?, J  @3 f- e9 F: x$ t. B因為我目前也是在做FPGA相關的研究,目前還是學生而已啦^^"3 ]  h& i7 J, u3 _7 D+ _
想問一下下,版上有人對這方面有研究的嗎?9 G7 }% ^3 h/ l/ |2 {9 Y2 _
Xilinx FPGA(Virtext II/Pro, Virtex 4, Virtex5)可以support partial reconfiguration,在PR flow上一直出現一些問題,若有經驗的先進想和您請教,非常感謝:>
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-3-30 11:03:27 | 只看該作者
我建議你用這套tool: i: M0 z, K$ [7 X) K5 o
: x% F4 ?  M* u) b, w8 o
PlanAhead Design Analysis Tool2 W  b, d/ r8 B6 f% {1 o! P+ q

( r5 I4 ^1 w* @% M- d這個也是Xilinx tool之一, 好用的好東東, 這部分Altera就沒有的樣子
3#
 樓主| 發表於 2007-3-31 02:00:38 | 只看該作者

回復 #2 tommywgt 的帖子

嗯嗯~~PR只有Xilinx有,PlanAhead這tool我有用過,就Xilinx的文件有提到有support PR,但在不同的modules的communication用bus macro會有問題,早期Tri-state buffer不保證可以run,新的
) F. d4 j" b7 S7 tslice-base bus macro在Virtex 4也是會出現問題,不知版上是否有人也在做這方面的研究?可以互相交流一下,謝謝
4#
發表於 2007-4-3 10:05:06 | 只看該作者
老實說這個tool我沒用過, 我只是聽用的比較熟的同事說超好用的, 所以我想是不是你哪邊沒設定好的關係呢???
5#
發表於 2007-4-3 10:07:07 | 只看該作者
另外, 給你良心的建議~~~儘可能不要在code中寫tri-state# Z1 W6 _, i) O$ t
如果是PLD的話, 在最後的top module加, 如果是ASIC的話, 選個bi-directional的IO pad就好...
6#
發表於 2007-4-4 10:52:04 | 只看該作者
Partial Reconfiguration(Xilinx FPGA)  這東西我玩過
2 z  ]8 N  m$ n2 }- R, Q老實說,我碩論是做這個的 XD  9 y: A& G0 I: X" s( g; R8 ?
我最多也只做到可以置換啦,那時我是用Virtext II/Pro 再設定它的Bus Macro 若設定規劃得好
: n' x0 Q+ E# v, a% j) p7 d: H基本上communication可以弄到正常,不過挺麻煩的,我記得我的bus macro是用tri-state做的  " F0 W4 w' [+ h
但做好後是會怪怪的,它的spec.是建議這樣使用也別無它法可改善,不知道你的問題是??
7#
 樓主| 發表於 2007-4-5 01:28:23 | 只看該作者
我們是要設計加ICAP做self-reconfiguration.....( W4 a0 k$ N- Q
目前由EDK加上HWICAP,然後export到ISE做modular design.......
4 b" `& O1 y- L+ A請問一下,那你的nmc file有轉成xdl重新更改嗎(自己設計新的bus)?還是用原來Xilinx提供的而已??
' d: M2 l9 R( E5 e- B% m1 B' L你的configuration是用JTAG? or selectMAP?
. m/ U8 w! H# p, w2 E6 G! {& i還有你之run那個flow有沒有遇到什麼問題?
: ^- U1 T4 ?; @3 L+ J應該是用ISE6.3?$ W$ e5 [3 Q* `$ p0 @
目前是有新的PR flow,也有新的slice-based bus macro,ISE要改成PR version......3 C# D2 [; x, o5 z  V
Virtex II/Pro你應該是採用column-based,目前有提供tile-based.....在Virtex II/II Pro、Virtex 4/5都可以......
6 E4 o, M/ `- r6 ^可以和你討一下論文嗎?還有source,謝謝; a3 y  A- }! J5 _# @. C. z( ?7 A

/ N6 M+ x) b: lP.S.元智畢業的同學嗎??有看過一篇
8#
發表於 2007-8-28 22:38:21 | 只看該作者
1. 自己設計新的bus? ==>建議:用Xilinx所提供的
$ l, E; r+ `& E% C2. JTAG? or selectMAP? ==> 基本上 JTAG就可以這樣玩了.
4 W' o7 a* H/ x8 T9 }. B3. ISE6.3 ==> 挑個最新版的來用就對了,學校的研究單位,Xilinx應該會免費寄給你們吧。
9 H4 |  q$ U' ]5 w4. 如果需要Source 的話,建議上Xilinx的網站上去下載範例來玩玩,馬上就可以捉到那種feeling了。
, M" {- `5 `8 ]; n; _  Y
* B7 V: y: Y- K+ Y3 [這樣不知道有沒有幫到你的忙~~~算一算日子現在應該畢業了吧~~:o
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 10:46 PM , Processed in 0.164009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表