|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
% O- D- [4 j% g2 S5 }" w
/ Q6 k4 p! H. q2 {我有看過一篇paper模擬 LDO 的PSR (power supply rejection)' @3 ?6 H2 P2 ] m3 G0 t
跟OP的PSRR 不太依樣
; a/ ~. j4 Y0 m8 i. g主要是差在PSR = Avdd = vout/Vdd# @) ~6 e5 M& {, P; V
PSRR= Ad/Avdd9 o F) g: S# m+ P0 H
看他的定義是什麼6 t; Z# \# M m6 i
有些電路並沒有像OP輸入端的增益Ad
1 s9 u0 r/ `, x% m) \2 L5 Y z5 m1 `例如 LDO , Bandgap ..等) S6 W6 I% h u
所以只能測量 其power supply rejection (PSR)- |; M# j; P; d3 n! U
電路測試方法跟上述是一樣的2 E5 f. u; z* i0 g7 V/ L- W6 v
1 m" _6 Q0 [' J. P/ U: ?
vcc vcc gnd 1.8 ac 1
9 L. w7 _' m* n2 H: Q; ~2 o.ac dec 500 0.01 200meg- k3 K- k& Y! @7 l3 W2 K+ ?: j
.probe ac vdb(vref) |
|