Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5366|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出
" ^0 c# N$ U) ~) N3 d4 Eopen drain的外接電阻應該估計多少(100歐姆或是500歐姆)
" G. Q' k( |3 _5 o5 z. O+ s) K還有這台Agilent 16903A 可以判斷出差動訊號嗎?
& T7 ^; t% U8 @% p4 \; [& g以下儀器資料摘自CIC網頁# Z% O" i/ U8 p0 T
Logic  Analyzer:  Agilent  16903A! A9 M0 ^0 m9 R/ o
Logic  analyzer  module:16760A
, E+ G% @( a9 i9 a0 Z2 D% MChannels:  34
) z. t. q' ~- K- J9 t2 HMaximum  state  rate  (half  channel):  800MHz
+ I+ q. Y6 I) H5 w" o9 J( L  XMemory  depth:  64M
- Q6 m6 [( u8 W5 g9 V* }Maximum  date  rate:1.5  Gb/s
3 e. \; p9 v6 H' f/ i+ K5 b7 rSupport  single-ended  and  differential  signals
% y6 v) S% o& DPattern  generation  module:  16720A
, K7 Y/ J+ N% h# {2 t8 |# }5 {Channels:  482 ~7 {' A' T2 A! D1 I
Maximum  clock  (half  channel):  300MHz
  {0 ~( F5 q0 p7 B# NMemory  depth:  8M: }6 k1 w. ~; n% `5 A% f
Logic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-8-21 10:04:53 | 只看該作者
南科詢問的結果是可以使用open drain的差動輸出
+ ?1 F/ a8 z* A- m  T4 l* n: r不過還是不懂為何論文上不用inverter而要用open drain當output buffer
3#
 樓主| 發表於 2009-12-23 15:06:05 | 只看該作者
請問有人知道模擬adc若使用matlab$ i) ~' Q# i% I$ Z9 y
要如何寫才可以使模擬結果接近量測的方式
" ]+ u/ j; m+ o+ p' t因為我發現寫法不同結果差很多5 R" f1 m7 \: `8 ], e$ O0 h
取的點數不同也會差很大0 ^% w, `4 G2 w" g! C6 [7 p. t$ F
請問應該取多少點才算準確又有效率呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-10-18 02:15 PM , Processed in 0.164009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表