Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7934|回復: 7
打印 上一主題 下一主題

[問題求助] 我想請問高壓Cell的一些問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-6-4 17:03:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我最近在看我們公司的Techology File 時(因為我沒畫過高壓元件) 發覺高壓的rule和正常的元件有所差別  高壓的比正常的還大  我的問題是' D# l3 a: r4 c
請問高壓有一邊比較大一邊比較小  請問哪邊是輸出端哪邊是輸入端  還是都沒差呢  6 T5 i( x# A# n& z
另一個問題是  為什麼Techology File 裡面有寫到{  on  off  on  off  } {LB}}  LB我定義為NPLUS   我知道這表示{  左  上  右  下  }  我試過  如果把左改成off  那在layout 圖中  就不會顯示左邊的NPLUS  請問顯不顯示對我們再畫layout十有什麼差別呢 * F, n8 \/ J& K# I
請各位前輩或者知道的人幫我解答  非常感激
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-6-4 17:20:24 | 只看該作者
THE  LAYOUT DEVICE OF HV , 有Asymmetric及symmetric兩種,如果symmetric的DEVICE就沒有 S及D端差別.
3#
發表於 2007-7-5 13:56:41 | 只看該作者
在layout 圖中  就不會顯示左邊的NPLUS  請問顯不顯示對我們再畫layout十有什麼差別呢??
# w, F, E7 V/ n1 ^& b5 {/ f: w( n7 m9 c# H
差別是如果你是off 狀態,則你要用到這pattern時會無法顯示,當然你要tape out 的gds file
2 Q' A# ~3 Q* [1 q: R2 C便不會正確,到時designer debug後是layout 的錯,那你可能就得準備換公司了,這是layout' Z9 l2 p- S2 k8 T* O3 R0 v4 T
人員最不可犯的錯誤...................

評分

參與人數 1Chipcoin +2 收起 理由
jiming + 2 人人為我,我為人人!

查看全部評分

4#
發表於 2007-7-10 17:05:33 | 只看該作者
補充:要劃HV DEVICE建議把DESIGN RULE熟讀,特別是CROSS SECTION
) U- K. _% P* N# _' P, c; m- G" F要能看懂,這樣在劃CELL時比較不會弄錯,有CELL LIBRARY的話更好.

評分

參與人數 1 +2 收起 理由
mt7344 + 2 Good answer!

查看全部評分

5#
發表於 2007-7-12 12:07:40 | 只看該作者
原帖由 skeepy 於 2007-7-10 05:05 PM 發表
/ a0 q8 J6 e: c1 e' z補充:要劃HV DEVICE建議把DESIGN RULE熟讀,特別是CROSS SECTION
0 I' P2 t7 @3 U+ u' M( V, I要能看懂,這樣在劃CELL時比較不會弄錯,有CELL LIBRARY的話更好.
6 \0 b6 L6 O; d+ Z5 v! D

/ `2 C. u. w" A  D" p( [4 ~小弟也補充一點慘痛經驗...
0 k% H/ U# H) w) U; t" B) D; P如果公司是第一次做, 有任何不確定的地方一定要問 designer, 如果 designer 也不很確定,% ~0 a$ }" z) U
那一定要問 foundry....甚至是 layout 好了請 foundry 的人看一下....  z8 ~4 x+ n4 D4 ~2 [+ _( z- l
0 _* H1 V0 r6 F
等到 T/O 了才要東補西補都是很痛苦的事情....

評分

參與人數 1Chipcoin +2 收起 理由
jiming + 2 你的經驗就是知識的來源!

查看全部評分

6#
發表於 2007-7-13 10:47:40 | 只看該作者

回復 #4 skeepy 的帖子

同意~design rule K熟,就算tf & command file & foundry device有誤,layout都絕對不會錯

評分

參與人數 1Chipcoin +1 收起 理由
jiming + 1 資深帶老手 老手帶新手

查看全部評分

7#
發表於 2007-7-17 09:16:14 | 只看該作者
>>請問高壓有一邊比較大一邊比較小  請問哪邊是輸出端哪邊是輸入端  還是都沒差呢  
! U3 g6 u2 l3 @, _8 u0 n( LAns : 通常Asymmetric 的MOS 大邊是 Drain 小邊是 Source ,那你的輪入端應該是指Drain吧1 P, B2 l% {0 \1 \5 z3 W& \
: {# E4 s: J0 n% ?0 T% k
>>另一個問題是  為什麼Techology File 裡面有寫到{  on  off  on  off  } {LB}}  LB我定義為NPLUS   我知道! L) M( Y( D8 ?; Z) \$ f! r' {2 H0 v6 x
    這表示{  左  上  右  下  }
' d+ x2 i5 q$ F+ J$ Y* V' J& L( sAns: 看你這樣寫很像是Laker TF 的 Format ,如果是,那它並不是你所說的 {左上右下} 的關係喔。# k5 |  n$ o  z* J. O7 N# O
        這點要注意。Laker Manual 上寫到那是 Repeat Pattern !!  請看附圖
; K; O: z& A; V/ n5 U        { on  off   on  off  } 是對應到下面的 區域  後面就重複了,所以叫做 Repeat Pattern / A& y! `' Z! `( B8 n& n
        { OD Poly OD Poly }    7 N, _* J; }) J0 o$ e" @, w; }
        {  1    2     3    4   }       在有 on 的 區域就會產生出你的 LB =>  Npuls layer 0 ?5 n. w& |3 e- P. u8 n3 h
% G9 F8 K: w" B& s
>>我試過  如果把左改成off  那在layout 圖中  就不會顯示左邊的NPLUS  請問顯不顯示對我們再0 B! \1 A. h6 \8 @" Z/ `3 k
    畫layout十有什麼差別呢
" W1 W$ O% j. L  jAns: 你如果選擇 off 的話,那在Create 這個Device時,他就不會產生Layer 在相對應的區域了。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
8#
發表於 2007-7-21 08:24:58 | 只看該作者
原帖由 jauylmz 於 2007-7-17 09:16 AM 發表
; j6 I( b1 {' a>>請問高壓有一邊比較大一邊比較小  請問哪邊是輸出端哪邊是輸入端  還是都沒差呢  
$ a$ @9 B9 s0 GAns : 通常Asymmetric 的MOS 大邊是 Drain 小邊是 Source ,那你的輪入端應該是指Drain吧6 z) K& z) `7 D5 ]" ~

6 b, v! G7 J' l7 T, V  E* D>>另一個問題是  為什麼Techol ...

  H- ]4 B& Q& ]1 }+ f' Y  n0 m4 D% L+ C' i1 [4 d- @8 M$ u) N
+ m8 L5 S/ a0 S" t
5 n3 [5 _7 m1 }* U, H* t: a

2 J" L" [0 K6 Y" y& L$ n此圖設計是耐壓到16左右的設計,一般都用symmetric設計,很少使用asymmetric設計,除非空間不足。8 a1 J( f' x( a# V5 T4 I% J8 s. D
在25V左右之耐壓一般又是另一種設計方法,有deep Nwell layer,相關layer約為16-18層。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-3-19 06:46 AM , Processed in 0.202801 second(s), 26 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表