Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3347|回復: 5
打印 上一主題 下一主題

[問題求助] 14位电流舵DA设计中出现的问题

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-1-4 23:05:44 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
问题如下 最近在作一个DA 仿真中出现了很多问题
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-1-4 23:06:41 | 只看該作者
大家好
$ M3 e' J2 M0 x/ W% j. R最近在作一个14位的DA4 G/ j# Q- ?1 |1 [# d2 q
选用结构位分段电流舵类型的
% S: q4 N, k0 Y. w采用5+4+5
% y2 O0 a$ O+ ]! E3 ~, H满摆幅电流为20ma
8 m  ?' y+ u" ?% y+ v0 A
7 l' K% Q/ u/ g$ p( a- |+ ?" e因此单位lsb应该是1ua左右 我选择1.22ua
" o/ q4 N) |- h, h( y1 M; P) `6 f% ^' `
在设计的过程中发现了许多问题 先将一些写在下面 恳请各位大牛指教咯:& @- A. I1 b; S# t( T5 Z/ E
问题1:1 ?& s, }3 U- Z& |  ^! O$ w$ J) E3 O
建立时间的定义我看是当输入从全0变成全1的时候,测量输出发生改变的时间。书上讲的是从跳变开始到
* k- x2 {% Q. }1 _6 P: Q) C稳定为最高电流的0.5lsb左右,这段时间就是建立时间。
$ ~- a  W8 y2 B& w8 f3 N. ?; t' A1 _可是如书上的意思,那么就是最高电流要精确到1ua的0.5左右,20ma的电流精确到ua左右,需要花很长的时间吧。而且达到这样的精度很难,改如何改善呢5 x! `+ Q2 O% G# l+ Y
问题2:; m$ H9 `0 |6 v2 p( s
在设计的时候,选用的是差分开关对,一面导通一面截止,当管子截止时会有漏电流,如果管子的数目增多的话,这些漏电流还是蛮大的 可以超过1ua,在动态的情况下,就更加大了,这样是不是影响精度呢,改如何改善?
7 S% ^0 b* K% X8 H& S9 W) j0 {问题3:: a$ U4 s  ^* |4 k( E& X0 |$ \) x2 X
当电流很大的时候,开关管子的尺寸应该相应增大,从而减小导通电阻,保持开关管和电流源之间的电压变化不是很大,这样电容变大,而且随着电流的增大,管子导通越多,从而电容充放电影响也很大,在输出曲线上看是变得平滑了 如图所示,改如何改进呢0 ^; _& V4 y. e; `0 @; w
% G; {* S2 H& ]& ~1 t
以上为自己不懂的,希望和大家交流。
3#
 樓主| 發表於 2009-1-4 23:12:43 | 只看該作者
下面是问题3的图: ~0 V% Q2 J6 O; S6 I* [
发了三次 老是发帖错误

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
發表於 2009-1-7 17:24:07 | 只看該作者
ANSWER Q1:一般20ma輸出的DAC負載加50歐res和10pf的cap,不知道你這裡負載怎樣?如果load res=50歐,Full output voltage=20ma*50=1v,則0.5LSB=2/2^15=61uv,由於DAC為電流源驅動loading cap,輸出變化從0~1v settling到0.5lsb所需時間t=9.7z,z=rc=5e-10,則settling time=4.85ns f=210MHz,所以建立速度夠否要看你的sample freq大小,如果不大於210MHz個人感覺沒有問題,如果sample freq確定,仍然想提高settling速度,可以減小loading cap,增加I,或者改變輸出擺幅;! l( u: e+ Q5 |6 p( O# K
Q2:漏電流主要包括到bulk的PN結漏電流和source drain的漏電流,前者在設計時要注意switch的source電壓,與bulk電壓不要正偏,後者主要和溝道L相關,一般Switch可以取最小Lmin,至於是否有漏電可以參閲foundry文件或simulate來看。而你說的問題可能是因爲switch的控制用到低交叉點,使用了local vdd,sw的gate高電平関斷時電壓與sw的source電壓之間沒調整好,造成vgs偏大,導致不能完全関斷產生漏電;& W9 q% ~3 `4 n0 o* c5 l4 J3 n
Q3:不知道你加的是多大的loading cap, switch寄生size相對于loading cap還是偏小的,不知道你在何種case下得到上面的波形5 l0 f3 ^! Q6 {
5#
 樓主| 發表於 2009-1-8 18:44:31 | 只看該作者

回復 4# 的帖子

谢谢你的答复 果然是高手" R2 V0 s, C" J. o+ Z
你的Q2的回答中 t=9.7zz  这个9.7是从哪里得出来的呢
6#
發表於 2009-1-8 21:30:26 | 只看該作者
RC settling 喽
& Y/ s+ @( p9 U, L2 N
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-2 01:26 AM , Processed in 0.165010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表