Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5209|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出
2 F+ k* O/ Y( ?/ G! G5 dopen drain的外接電阻應該估計多少(100歐姆或是500歐姆)
. i7 k) L3 r5 z* F還有這台Agilent 16903A 可以判斷出差動訊號嗎?
  _4 k+ `: L' t' }以下儀器資料摘自CIC網頁& ]1 l9 l3 B7 X+ w: k/ M
Logic  Analyzer:  Agilent  16903A, X; e& l% ]; o" S0 T. h
Logic  analyzer  module:16760A* o4 h. c" b2 m% A* O# H
Channels:  34
: n1 Y% m/ C1 V- }+ HMaximum  state  rate  (half  channel):  800MHz  T( k& ]0 C5 d1 `; O/ x$ C
Memory  depth:  64M
( T1 F2 g7 J  M2 d& jMaximum  date  rate:1.5  Gb/s
8 {/ ]0 B# D3 Y/ A3 e& Y/ ]8 C$ x% PSupport  single-ended  and  differential  signals
! d  K$ M  y9 O& WPattern  generation  module:  16720A, a; X: G" \0 z; b* y3 {
Channels:  486 Y7 z# a" r% Z* i9 T) U! Z
Maximum  clock  (half  channel):  300MHz$ l9 d" f& q, v4 h5 t
Memory  depth:  8M
2 M9 ?: E- V& y1 K0 _3 h' rLogic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-8-21 10:04:53 | 只看該作者
南科詢問的結果是可以使用open drain的差動輸出
) o4 Y$ P- U% f! ^3 |( d不過還是不懂為何論文上不用inverter而要用open drain當output buffer
3#
 樓主| 發表於 2009-12-23 15:06:05 | 只看該作者
請問有人知道模擬adc若使用matlab
; T1 A+ W  q7 o& W要如何寫才可以使模擬結果接近量測的方式! Q: t& p  C& O$ j, ^5 C8 |
因為我發現寫法不同結果差很多% Z" b8 B3 V2 d0 P& V
取的點數不同也會差很大- Z1 X) ]+ q$ J
請問應該取多少點才算準確又有效率呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-4 01:54 AM , Processed in 0.118014 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表