|
廣 告
0 Q1 _( K5 L# R6 L" k& H0 q : F- R8 @/ Y; D' g; S; ~+ l+ j$ u
4 \. w9 U& P t8 q" A* i9 W1 D
) n; X6 _% m! K+ D* rLAVIS:新一代IC佈局檢視平台研討會 ; K: u' L5 ]5 C& u w( M0 C; Y
日期: 2007/5/16至2007/5/16 0 y3 u$ }5 f2 f
地點: 新竹國賓飯店11樓竹萱廳 / a7 S- n8 `+ X; M# e( \8 c. w- I$ f
洽詢單位: 鈦思科技
$ t. ?- t( t& T: Z D- e! z電話: (02)2788-9300分機227 李小姐 2 ?; c7 M8 R& P5 c2 d6 S# w% C2 M9 `
網址: http://www.terasoft.com.tw/events/seminar/2007/lavis/lavis.asp " @6 q& ~8 H; l: M! a
主題: 會中邀請日本原廠的高階主管剖析目前65柰米後的製程所面對的挑戰外,並有專業工程人員以深入淺出的方式,展示LAVIS產品的優異性能。 % T' V7 W& V* ?
( u( r" {% r5 G% T& o2 _3 J. i4 c( K2 _" F2 ?5 t8 Y, I, `$ K
親愛的IC設計人員,您好!
. k3 C" j/ C" @, \- |4 j, W' q3 W$ o, |7 @
隨著IC設計日益複雜,半導體製程從次微米逐漸走向奈米。進入深次微米的製程後,業者必須承擔更高的光罩製作和Tapeout成本;其中如何確保一次投片就能成功,是業者必須把握的決勝關鍵。在面對重重困難之下,目前業者大都仰賴可製造性設計(DFM)和光學近似校正(OPC)來解決上述問題;但DFM與OPC的使用卻大幅提升了晶片的data size,如何快速地檢視Giga級的晶片資料巳成為IC後段設計的瓶頸。業者必須在採用DFM與OPC方法前,先找出光罩上的設計問題才是根本解決之道。利用專業的IC佈局檢視平台(layout Platform),不僅可提高電路設計階段的正確性,更能進而發現設計上的問題。
9 H8 k. X f z" u為提供台灣半導體大廠對於專業IC佈局檢視平台的迫切需要,鈦思科技特別於今年一月引進日本專業的EDA大廠—TOOL公司,旗下所代理的專業IC佈局檢視平台(layout Platform)—LAVIS。為讓您更能深入了解最新的LAVIS 7.0版及其相關產品如何解決您在IC佈局上所面臨的難題,鈦思科技特別舉辦【LAVIS:新一代IC佈局檢視平台】技術研討會。會中將邀請到日本原廠的高階主管為您剖析目前65柰米後的製程所面對的挑戰外,並有專業工程人員以深入淺出的方式,為您展示LAVIS產品的優異性能。除此之外,我們特別邀請到半導體設計和晶圓製造技術的供應大廠—Brion Technologies公司的劉華玉副總為您進行專題演講;主題將介紹其運算式微影技術如何協助半導體製造商模擬真實電路模型,進而修正晶圓製造過程中出現的偏差。
8 j" @0 s* }7 o& D1 I, N' J$ V$ t8 c2 A4 y& n9 L
會後,我們更將準備一台全球熱賣的任天堂Wii 遊戲機做為抽獎獎項! - { l) Q* d6 i& {% H, V
請您保握報名良機!敬邀您蒞臨參與。
: Q/ z% Z4 }, G- L, j! ~; u. K/ p9 F; h$ |& {
敬祝 大安 + N7 I" J$ q! G* l- }8 Q* {) f$ i
& O/ M* G& X5 |" f
鈦思科技 ; F, z5 @1 w5 V7 n! N
企劃部 敬上 # t$ I' M8 i( I K; H; D9 w& Y( t1 E
; L& W) A4 A: a5 G: P活動焦點: |- Y1 B1 |$ ^- @ l8 R
•LAVIS in advanced process back-end flow
% M( T1 D+ z4 M+ i% U$ y3 c
) G$ ~7 H3 `4 W L•LAVIS Demos % P0 ]6 ?* i$ w E: N
- Speed Improvement
! Y3 n9 i- Z$ n$ o9 t - Brion Interface with 3rd parties 5 k9 {: r$ F( E& _
- OASIS related features 5 }2 Q* k5 ]' D* E
•MaskStudio-Ultra High Fracturing System |
|