Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9396|回復: 9
打印 上一主題 下一主題

FPGA-Based Prototyping on your current project

[複製鏈接]
跳轉到指定樓層
1#
發表於 2013-9-3 16:22:33 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
In your verification flow, please select the primary EDA vendor/tool your team is using for...5 G: S3 l0 w  D
4 P, J& r# i1 [& r1 R
If other (please specify), or you don’t know?
單選投票, 共有 0 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2014-6-25 13:54:11 | 只看該作者
Altera與Cavium合作,為網路應用提供經過預先驗證的資料封包分類解決方案3 a& V8 b' n  ]# y: \0 d
可立即部署實施的解決方案採用了Altera的Interlaken Look Aside IP以及Cavium的NEURON Search處理器2 ^* |. p$ x6 V/ l+ E, N/ O# X
% U2 Z3 V$ i; Q8 ^3 H' \) G% T; i
: J* W, b, }, y% N  f
2014年6月24日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,其Interlaken Look-Aside矽智財(IP)核心通過了測試,與Cavium的NEURON Search™處理器相容。這一個可立即部署實施、經過預先驗證的解決方案,為網路OEM提供了低延時、高性能資料封包介面,適用於包括路由器、交換器、防火牆以及安全儲存在內的多種網路應用。Interlaken Look-Aside IP核心目前以Altera系列同類最佳IP核心組成的形式提供,經過最佳化,整合在Altera Arria® 10和Stratix® V FPGA中,具有性能優異、延時低和面積利用率高等優點。% U' E" r. c2 B( d3 W

# o* o/ t$ s" b/ T# TAltera採用FPGA架構的Interlaken Look-Aside解決方案實現了資料通路元件與旁視輔助運算器之間的相互操作,其傳送速率高達300 Gbps,性能達到每秒5億資料封包以上。Interlaken Look-Aside IP不但性能優異,而且還提供軟式核心邏輯和硬式核心邏輯模組,客戶能夠非常靈活的進行用戶介面、通路和資料速率配置,提高了整合度。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

3#
發表於 2014-6-25 13:54:22 | 只看該作者
Altera與Cavium使用Stratix V FPGA和NEURON Search處理器,測試並驗證了Interlaken Look-Aside解決方案。低延時資料封包介面,以及可擴展儲存空間支援實現高性能、大容量存取控制列表(ACL)與資料封包分類應用。Altera提供了相互操作性報告,介紹了使用Altera Interlaken Look-Aside IP核心與Cavium NEURON Search處理器的測試方法以及性能標準。4 f/ N% d, Q$ e% `: k8 `8 p
9 L# O: I5 r' m0 J) b1 k
Altera軟體和IP市場部總監Alex Grbic表示:「Altera同類最佳的IP核心設計實現了業界最佳性能、最低延時和最少資源佔用。我們與Cavium合作,展示了我們產品之間的相互操作性,我們的客戶能夠充滿信心的使用業界領先的解決方案。」0 b3 d& B  k8 S' r; g/ y

( X7 d& \  s$ h% n現在已經開始發售Cavium的NEURON Search處理器系列,主要針對多種高性能L2-L4網路搜索應用。Search處理器系列支援1百萬條IPv4和IPv6規則,每秒實現數百萬次搜索,最大功率消耗不到20W。NEURON Search處理器在儲存規則和指定規則表格式方面非常靈活。3 c4 y' P, j$ x& O7 l/ V
2 l1 E/ E3 t. {2 B2 a/ l8 H
Cavium的NEURON Search處理器產品線產品市場總監Weishan Sun表示:「Altera與Cavium的資料封包分類方案,是我們客戶所需的低風險高性能協同處理解決方案。Altera的Interlaken Look-Aside IP結合Cavium的NEURON Search處理器,是一種易於整合的解決方案,與沒有經過預先驗證的硬體方案相比,支援我們的客戶快速啟動電路板開發,節省了寶貴的工程時間和材料。」
回復

使用道具 舉報

4#
發表於 2014-7-11 10:37:26 | 只看該作者
Hardware Applications Engineer – Cores; W& z  I/ S# X) p" i

8 @$ F" ]( M% Z9 u& J$ D$ O公      司:A famous IC company5 m. M/ ]7 H" t  W" |3 x: ^
工作地点:上海
& g' ]2 p6 U( K  e0 B/ e
, K/ x% t/ v3 f( q- aJob Requirements: + }# E# w# c, x4 F3 ?/ K
Qualifications
1 r( m; P1 G9 _9 v2 \* [Good university degree, in Computer Science or Electronics Engineering ideally, although other science graduates would be considered if they have relevant experience.
" E3 \  l6 w' C! p' y- F6 I2 P9 H- v: s
Experience ! o: K% O- a/ C! ~% g
   Minimum of 3 years industrial experience
  T" F7 `+ q% ]8 H+ m$ Y/ b0 [   Strong understanding of XX processors & A8 c* w/ {* S
   Experience or knowledge of FPGA or ASIC design, simulation and/or verification techniques, including RTL coding and simulation, in Verilog or VHDL& g, V) i4 H6 K" }/ Y0 A1 \
   Understanding of FPGA or ASIC implementation flows (synthesis, scan insertion, layout) $ B. E1 E( _1 a. q
   A good understanding of the interaction between software and hardware
' U7 @  z& B0 ^( W  v3 P; {; g   Demonstrable experience of problem solving and debug skills
6 J$ }+ g. g3 T+ U; }   Experience of interacting with colleagues outside of China
回復

使用道具 舉報

5#
發表於 2014-7-11 10:37:31 | 只看該作者
Desirable # c% M& x* Q# C0 {
   Knowledge of XX architecture and AMBA protocol
1 D7 X7 ?3 [8 \9 F6 M6 Y- f   C/C++, assembler coding or other programming skills. ' d: C3 ~% v* n
   Experience in integrating SoC peripherals
7 Z9 L, \; T6 l* X2 L+ @/ {1 I2 n3 A1 P9 ^, H9 E
Personal Requirements ! R' ]5 W1 ]4 f# c! B  e% G5 Q+ e
   Must be self-motivated, self-managing, responsible and proactive
' h7 s9 h: I. ]$ V6 B: w* g) k   Must have excellent written and verbal communication skills with both colleagues and customers, including good written and spoken English3 V2 T+ O: v2 N( u8 _& }, Z; O  q# ?
   Must be proactive in obtaining engineering or management input, in order to complete project and internal tasks in a timely and accurate manner
% W" P4 s5 _4 o1 }; N1 l5 t   Must have the desire and ability to solve problems quickly
$ w9 M' U4 x3 J) I2 e2 A   Must be enthusiastic and well driven ) b2 |/ l) K9 s
   Must be able to schedule own workload and plan tasks – based on both internal and customer requirements.    e% r, k' r' }" j- Z* J% T
   Must have good inter-personal skills, and be able to work well within a team; especially when under pressure
) B$ n2 d+ P; E; v+ Y   Must be willing to be flexible and accept new challenges.
1 m, H/ s8 U+ P. f7 a: P# `% D; S   Must be able to travel on a regular basis, both to give customer training and also for internal business reasons.
回復

使用道具 舉報

6#
發表於 2014-7-15 11:16:45 | 只看該作者
美高森美完整的新型SmartFusion2 SoC FPGA評估工具套件 讓OEM廠商可加速原型設計和應用開發
( [" T2 b1 i5 ^! N! S功能豐富且負擔得起的平臺使得OEM廠商可利用SmartFusion2在同級產品中的最低功耗
5 o4 {7 {  C3 G9 E$ n# U0 }高可靠性特性和同級產品中的最佳安全性,並以顯著的上市時間優勢構建具有高度差異化的產品
. i7 |2 f+ @2 X- N/ O( w7 f" F* J  ]( f% W  J) p  M
4 g+ G4 \- I# j. h- [
功率、安全性、可靠度和效能差異化半導體解決方案的領先供應商美高森美公司(Microsemi Corporation,紐約納斯達克交易所代號:MSCC) 宣佈提供新型先進的SmartFusion®2 SoC FPGA評估工具套件,新的SmartFusion2評估工具套件是一款易於使用、功能豐富且價格負擔得起的平臺,它的設計讓設計人員可快速、輕易地加速其應用的評估或原型設計。OEM廠商使用美高森美的主流SmartFusion2 FPGA器件,可以充分利用這些器件在同級產品中的最低功耗、高可靠性性能和同級產品中的最佳安全性技術,來構建具有高度差異化的產品,並協助他們贏得顯著的上市時間優勢。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
回復

使用道具 舉報

7#
發表於 2014-7-15 11:16:51 | 只看該作者
舉例來說,SmartFusion2評估工具套件可以簡化基於收發器 I/O 的FPGA設計之開發,這種FPGA設計是現今例如PCI Express (PCIe)和基於 Gigabit乙太網等系統所不可或缺的一環。為了加快評估和原型設計,美高森美先進的評估板與小外形尺寸的PCIe相符,這讓它可以應用到任何具有PCIe插槽的桌上型電腦或膝上型電腦。市場研究機構Infonetics指出,載波乙太網市場將於2017年增長到大約390億美元。
# r5 Z0 X6 W9 a4 C- K$ _2 V& {, o3 D% Z  Y0 j( T; o# \  T
美高森美軟體和系統工程總監Venkatesh Narayanan表示:“我們新的SmartFusion2 SoC FPGA評估工具套件充分利用公司作為市場領導廠商所擁有的豐富經驗,是那些剛剛開始使用基於FPGA處理器之設計人員的理想開發平臺。由於設計人員無需從頭開始,因此我們讓新設計的實施變得更簡易。對於OEM廠商來說,讓設計快速實現是一件非常重要的事,美高森美新的工具套件為客戶提供了其所最需要的主流功能,以非常合理的價位提供了25K LE SmartFusion2 主流FPGA和SERDES評估功能。”- z1 c( ]1 [5 {9 U% p& q" R
/ Z% W2 u: x9 n, y
這款工具套件提供了全面的功能集,包括PCIe、Gigabit 乙太網、全雙工SERDES SMA線對、DDR記憶體、SPI Flash、USB On-The-Go和數個可為廣泛的應用開發建立其所需靈活性的擴展介面。藉著購買評估工具套件,開發人員還可以使用美高森美全系列業界領先的開發資源,例如參考設計和發佈範例應用展示的能力。
回復

使用道具 舉報

8#
發表於 2014-7-21 10:48:15 | 只看該作者
Senior Digital Design Engineer# i; ?, Y8 i# U. u

' o- U$ u; c  T4 j; }! }公      司:A famous European IC company$ V5 x/ L% s% l  C+ `
工作地点:上海: P$ D' }7 K; _$ C3 z

% d+ ]+ t; d! ]% W, c& n9 K5 C6 R' RJob description  ' r5 I1 j3 o& r8 N% J. K5 X3 {2 ^
- define system partitioning of s/c circuits and system  6 y3 _- M5 V0 {. k
- define HW/SW co-partitioning  ) R) i- |" ~  T5 N7 N2 E
- provide technical feasibilities based on system simulation and/or FPGA based demonstrator  
' z1 K% Z9 D3 S- _6 c- propose new technical solutions on s/c and system level  
" a6 t0 x& F7 B' `, p' r) _- design digital part of mixed signal (smart power) ASICs  
4 A9 s, T5 U# t7 M, A- close cooperation and interaction with international teams  
. J4 i0 X3 ^/ G. S- coach junior engineers  
! V9 u( H/ _. _- F) O% S/ m6 i
- o# E7 E5 x0 u5 ARequired knowledge competencies and attributes  
: ^* r4 N! m1 ^' ~0 I, {/ [# n1 A- master degree in microelectronic circuits or systems, Communications, Computer Engineering (or equivalent)   X! m6 K# C- k1 _* v  G
- > 5ys experience in digital design  - k9 w9 M; y6 L) F6 E4 ^
- good understanding of ASIC mixed signal flow (Cadence based)  . G, ?. T! A+ c$ {0 j: J
- strong background in HDL coding, verification and toplevel integration  0 p# M) e: m5 e
- good understanding of communication interfaces used in Automotive (SPI, CAN, LIN, Flexray)  ) B3 h+ s3 G" a6 C! v4 T! J
- experience in FPGA development  
2 f% |7 F* d/ E. |: k8 M- very good communication skills (written, oral)  " _# k) x: f5 V" |
- self motivated and high level of flexibility  + B- R, M% t. e  p$ \
- foreign languages: English, German (not a must)
回復

使用道具 舉報

9#
發表於 2014-8-27 15:23:16 | 只看該作者
Altera計畫推出符合軍用溫度規範的20 nm FPGA與SoC元件: v2 i6 N* t* }: J
Arria 10 FPGA與 SoC通過Mil Temp的檢定,可應用於軍事客戶,* d# B* v& ?1 W, e
在設計航空電子、雷達與其他高可靠性應用時,可以進行早期的規格決定
/ f3 _6 |+ w. R( a: V, G/ k! X
$ P! o( ?* \+ w- s2014年8月27日,台灣──Altera公司(NASDAQ:ALTR)今天宣佈將為它最新的20 nm Arria® 10 FPGA與SoC,進行軍用溫度(Mil Temp)的認證計畫,也就是將會通過極端溫度環境(室溫-55℃到125℃)的檢定。除了這個分級之外,Altera還在速度等級、通訊協定,以及外部記憶體介面上提供指導準則,以便最佳地配合特定應用的需求。所有的元件都將通過Altera進行的鑑別、檢定與測試,以提供較短與可靠的交貨前置時間。客戶可以透過在myAltera Military Portal設定一個帳號,以便接收通知、取得分級與軍用溫度手冊。
, [# |% [, _( s; k4 ]3 V) }5 H$ M# S7 O: j2 _
Altera軍事、航太與政府事業部資深總監David Gamba表示:「Altera透過確保我們多樣的下一代產品都能夠符合Mil Temp的規範,這是支援軍事客戶所做的承諾,雖然並非所有的國防應用都會在Mil Temp規範的極端條件範圍下運作,但是這些資格認證計畫的早期通知,還是可以提供客戶在目前便進行有價值的平台設計決定,隨後再來進行成本效益的變化,且更易於進行設計的轉移。」
& w- d( a5 N# T1 ?9 ?
5 j1 |0 Q  r4 k+ TArria 10具有硬式浮點DSP區塊功能1 L" m$ f7 D! M8 M3 t4 @2 `0 w
Altera的Arria 10 FPGA與SoC元件是業界唯一具有整合式、符合IEEE 754規範的硬體式浮點運算元FPGA元件,相較於市場上其他的硬式浮點解決方案,它能夠提供業界最高的每瓦GFLOPS效能。在Arria 10元件中的硬式浮點DSP區塊可易於提供內建的浮點支援,因此能夠縮短6到12個月的開發時間。這些巨集指令對於許多軍事與航太應用非常有用,包括從即時戰略決策應用到廣視野衛星偵察平台,它們也可以用於地面基地與空中相位矩陣雷達,以及指向性天線應用的精密設計之中。
4 ~+ q6 h, ^$ f5 Z9 A% m" z  \
9 U$ k" m' L# }+ U) }1 t! \* LArria 10 SoC也是業界唯一整合了ARM處理器的20 nm元件。
回復

使用道具 舉報

10#
 樓主| 發表於 2014-9-11 14:01:15 | 只看該作者
FPGA工程师
/ R+ |6 }% W1 Q公      司:A famous IC company1 [9 ]6 |3 L! x
工作地点:上海0 z) C7 K- f$ m

, S# B; p" i  A岗位职责:  
- o5 m4 s$ s$ \9 q: g( v1、负责各种FPGA原型平台的搭建、调试与维护  
4 V# T- k: Q& n* J3 A3 e3 x: O3 @2、根据项目需求,承担各种IP和SOC芯片的FPGA验证  
# v# ?) I( h4 K: X3、设计芯片项目的原型平台,协助软件工程师完成底层驱动编写、系统移植等  : ]2 b" h- `+ v) a1 Y% X* ~+ i

3 }& W+ X! F) M& n3 [职位要求:  ! m. C0 f9 E$ ?/ u
1.大学本科及以上学历,电子、通信、计算机或微电子专业;  2 ^7 j/ X- ?7 I& @) A+ ?
2.有扎实的数字电路基础,熟悉Verilog等硬件描述语言的编程;  
; R) l" l0 Z5 n8 g9 p4 ^( r: Z3.有一定的嵌入式软件开发和板级硬件电路设计基础;  & i# a- R$ g7 x: B
4.1~2年的FPGA相关工作经验;  ; j' O. o  n0 o% p% Y+ R
5.具有较强的学习能力、沟通能力和良好的团队合作精神;  8 B8 i- K* b1 X, D; e
6.有大型SOC芯片的FPGA平台开发者优先考虑。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 07:22 AM , Processed in 0.188011 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表