|
新思科技輔導開辦APR實體設計課程 培育半導體設計人才
(台北訊) APR(Automatic Placement & Routing)實體設計在晶片設計環節中佔有重要的地位,然而目前台灣在這個領域的人才卻相當缺乏,台灣新思科技(Synopsys Taiwan)特別於9月中旬輔導開辦實體設計工程師培訓課程,希望透過系列高階實務課程的規劃與執行,持續而有效地培育半導體設計人才,協助解決國內半導體業者的燃眉之急。
6 l, C0 w& `8 N1 t3 N" j- J
, p G: k$ a }" `- n台灣新思科技董事長葉瑞斌表示,隨著晶片設計的複雜度提高及先進製程的演進,APR實體設計已成為IC設計後段(back-end)流程的重要階段,它不僅要能因應製程技術的發展,設計結果更直接影響IC的效能與成本,因此各家廠商都非常重視APR實體設計人才的培養,然而高階設計人才難尋,已是國內IC設計業界存在已久的現象,凸顯半導體設計人才培育的重要性與急迫性。 6 m- X* C& V/ q& g! A+ V6 Z
( F0 L* q. X, o& G; v. `這項APR實體設計工程師培訓課程,是由新思科技輔導財團法人自強基金會辦理,理論課程包含自動布局設計基礎、靜態時序分析基礎、全晶片驗證實務等,並結合Synopsys之IC Compiler、IC Validator、StarRC、PrimeTime等先進設計工具課程,更規劃有進階的專題實作(高頻GHz CPU實作),是目前最符合業界需求的APR Flow實務課程。
" m& `! M( U1 M1 N+ d. G$ _9 ?6 O/ v- Y) p3 O3 V
這項課程預計於9月11日開課,目前已開放報名,歡迎具電機、電子、資工等理工科系(需學過VLSI))碩士背景,有心進修APR實體設計領域的工程師報名,尤其是已具備Physical Design、IC Layout、Front-End Digital Design、Analog integral circuit design工作經驗者,更是適合這項課程的培訓,詳情請參閱課程專頁鏈結(http://edu.tcfst.org.tw/EDM/03S450.asp),或洽諮詢專線 03-5735521*3221林小姐。
$ q0 t- `; L0 ]* [% _: Z
7 Z2 q( ~& E# a$ C3 e7 R; Y1 o新思科技致力培育半導體設計軟體人才,除了輔導開辦APR實體設計人才培育外,今年並開設有佈局(layout)訓練課程。此外,新思科技持續推動與產學研界的合作,包括與教育部合作舉辦設計競賽、工研院合作開發先進製程低功耗設計計劃、國家晶片中心短期設計課程計劃、提供暑期工讀名額給國內大學相關系所等, 促進台灣半導體設計技術的升級。 |
|