|
請問大大:
; _" I( M7 [4 x, n, `3 g+ N* g7 a
我的0.25 bandgap PMOS 有五個size 設計在W=5 L=1 M=10~11 好像都太% O6 r' [; N8 Y) Y
% t0 k }' D+ k% @% e; r 問題來了,把PMOS 並排在一起,這樣擺設好像太寬,這在DRC好像說太大了,
. c0 U+ ?5 D) z- h- [; X( q( g+ V. c! M
所以我該怎麼解決?2 O: O+ ]8 t! f9 t6 r
6 D3 F" V) K) a# S
且DRC中顯示以下問題, 這些問題是不是因為PMOS 擺設過寬所造成的呢? 9 A' k4 K- G0 b4 U
) a1 r' F9 d6 E4 d, q7 @4 ]$ j% B
1. Check LAT.3P
; c1 [) m U" s& P+ g% b, | \: v 5 {* g5 q4 w# t5 s- R
P-Well Pick OD to NMOS space <=20um
1 _/ D$ S4 K; o( q % r6 p* G9 \" ]/ o o9 A4 B% ]: p, A
2. Check LAT.3N. d; W' l0 k1 U6 W: v6 Y
* N1 k Y& x1 F1 J$ ^, @8 m$ ?9 ]( z
N-Well Pickup OD to PMOS space <=20um
( f3 T( n8 c( G0 b
! K! A x7 n7 S# U 3.UTM30K.R1
9 Q9 ~/ n$ c( h0 l" ] l @ For core circuits of main chip
1 s4 P" a( z! z% x/ w* I8 Q3 _ @Minimum density of UTM area. >=30%+ X; \. | H6 D2 v g
6 O: T! z+ ], u/ m1 G* } 4. @Min M2 area coverage >=30% |
|