Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3148|回復: 3
打印 上一主題 下一主題

[好康相報] 利用 MATLAB 和 MATLAB Coder 設計和驗證訊號處理和通訊系統

[複製鏈接]
跳轉到指定樓層
1#
發表於 2011-10-31 16:25:13 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 amatom 於 2011-10-31 04:26 PM 編輯 $ t- Y" A# j  e0 R% i

$ Z0 d) k, e- Y: Q4 s+ ^9 WDesigning and Verifying Signal Processing and Communication Systems: MATLAB and MATLAB Coder
) [* _. ]% C8 A+ \) _Frank Liu, Communications and Semiconductor Industry Marketing, MathWorks Inc.
7 C4 H1 |* {" p( c( E$ }* s6 z4 Q. s; Q9 D4 z2 t4 O  u# b
Modeling Dynamic Systems
6 W# y3 J; r* X9 Z8 yDynamic Systems
" Z* B/ E, {) n4 \•Algorithms with input and internal states that change over time" k; l" K& f& F. B4 R/ S- o
•Typically require more than “y equals function of x” computation Stages of operation (tasks) in a dynamic systems2 B1 u$ s- J3 J
•Initialization (start-up)
7 n% }% k& k, d- z. _" c•In-loop processing (repetitive output computations)
  u2 @5 _; |* k% f# s5 t•Reset (periodically)
, U4 g3 d/ {% D8 i* i+ M•Termination (clean-up) ' f. W: L* }7 Y+ d6 }
Is there a capability in MATLAB that5 z8 S8 N1 g8 I4 `; X
•Naturally defines and encapsulates all these tasks?; r" W3 H) l! G$ G0 U8 F
•Provisions and handle “states” and “properties” of a systems?
& I2 g/ h$ Z7 H0 [4 K( T: |; O* a% g
" k+ d! m8 K2 `1 P; H- k
& k3 z  R- g+ Y, o7 l
# U% j3 ~' x- u. r5 p6 q
遊客,如果您要查看本帖隱藏內容請回復

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2012-3-9 14:25:41 | 只看該作者
MathWorks○R發布可直接從MATLAB○R產生HDL程式碼之新產品功能
& S! K1 k7 P5 w4 I/ m6 r; x-HDL Coder™新產品支援MATLAB○R及Simulink○R的HDL程式碼產生及驗證
1 B& V. L0 S- F) J6 }: Y
6 h, l* f' \; {0 F/ r
4 S$ T* O+ i' n- kNATICK, Mass. – Mar 2, 2012  MathWorks○R公司今天發布其旗下產品-硬體描述語言轉碼器(HDL Coder™)之產品新功能- H,它可自動從MATLAB產生HDL程式碼,允許工程師從廣泛使用的MATLAB中直接實現他們的FPGA和ASIC設計。 MathWorks公司同時也一併發表了相關的新改版產品-硬體描述語言驗證工具(HDL Verifier™),本產品支援Altera FPGA硬體迴圈驗證(hardware-in-the-loop)功能,可進行FPGA和ASIC設計的測式及驗證。有了這兩個產品,從此不論是以MATLAB或Simulink進行設計皆可支援 HDL程式碼的產生和驗證。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
3#
發表於 2012-3-9 14:26:17 | 只看該作者
硬體描述語言轉碼器(HDL Coder):HDL工作流程Advisor提供使用者客製化及最佳化HDL程式碼的選項,且可從MATLAB中直接轉碼成FPGA程式
$ }4 |! l$ ^. r9 g( o. H
  g5 B: _( |; r9 v9 I) sMathWorks公司嵌入式應用和認證管理經理Tom Erkkinen表示,“目前全世界各地的工程師都使用MATLAB和Simulink來設計系統和開發演算法,現在有了HDL Coder和HDL Verifier,他們不再需要手動編寫HDL程式碼,或者是自行開發FPGA和ASIC設計的試驗設計(test bench)。”2 A0 t/ E" z/ d
8 d) d5 g7 f9 ]
HDL Coder可直接從MATLAB函數和Simulink的模型產生可攜的、與VHDL和Verilog程式碼統整的程式碼,直接用於FPGA的編碼或進行ASIC的原型化及設計。因此,工程團隊透過本產品現在可以立即識別出最佳的演算法以進行硬體實現。# j% V* [, I* i; \6 Q- n
) q1 B7 ]: l5 i5 d# A2 b% l: v" @
Simulink模型和所產生的HDL程式碼之間的可追溯性,還支援更高精確(high-integrity)設計應用的發展,如採用DO-254標準和其他標準等設計。
4#
發表於 2012-3-9 14:32:08 | 只看該作者
“HDL Coder提供了可與Xilinx ISE設計套件的整合,只需單一按鈕,這使得由MathWorks產品進行演算法開發,然後至Xilinx FPGA進行實現的工作流程變成很容易”,賽靈思(Xilinx)全球行銷及業務發展資深副總Vin Ratford對此表示,“這種整合還提供了廣泛的客戶交流,他們使用Xilinx來優化IP,並使用MathWorks的HDL Coder進一步加速其生產力。”
! a# C6 Z7 v  w* ?4 A9 L4 l+ t7 o" s
HDL Verifier則支援Altera FPGA硬體迴圈(hardware-in-the-loop)及Xilinx FPGA板的驗證功能,HDL Verifier提供了協同模擬(co-simulation)的介面,將MATLAB和Simulink與Cadence公司的Incisive、Mentor Graphics公司的ModelSim以及Questa HDL模擬器鏈接起來。有了這些功能,工程師可以迅速驗證他們的HDL實現結果,是否與原先在MATLAB開發的演算法及Simulink的系統規格相符合。
$ h; f2 m! `. p0 z5 a! t1 a' a3 b1 J
“由於採用FPGA設計的趨勢繼續成長,整個行業、工程師都需要一種方法將從系統模型驗證到FPGA設計的差距縮小”,Altera產品和企業行銷副總裁Vince Hu也表示,“HDL Verifier可以連接系統模型到FPGA設計驗證,這使得工程師能夠使用Altera 的FPGA和Simulink來執行FPGA硬體迴圈驗證。這個工作流程,縮短了驗證週期,並能幫助工程師獲得更大的信心,因而在他們的矽谷實現夢想。”
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-6 06:06 PM , Processed in 0.178010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表