Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6093|回復: 5
打印 上一主題 下一主題

[問題求助] LAY POWER IC要注意什麼?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-26 17:38:51 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請教各位前輩,有人知道畫POWER IC時要注意哪些事項嗎?
5 z3 W, B( f' e- x9 L或是有文件可以閱讀的,謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-8-26 20:54:39 | 只看該作者
1,首先搞清楚你的功率管要驱动什么样的负载,这个尤为关键、
, B0 a$ s1 I/ M9 a$ u) `* {2,而后选择合适耐压的管子,不要上电就被搞的击穿了。- S6 @( b3 o* N# \
3,优先选择N型管,依据和功率MOSFET一样。
/ a7 E& k  ^1 v3 ]- _( o" T+ i4,在你搞清楚要驱动什么样的负载后,你应该得到了关于管子瞬态电流波形,驱动能力,灌/拉电流值等等数据。
' o# I* ~8 V* s% f6 I( a: L* u5,按照通用的设计来处理,保证满足上面的要求,就是那么几条,没什么好说的,一般不会出错,二般提醒下,+ B9 t+ x- X4 q* X
查下手册,确定每个cont/VIAn的电流密度限制,打足够多的孔,保证无电迁移等等问题,当然METAL 的notch一定要考虑到,教训够多了。
3#
發表於 2009-8-26 20:54:46 | 只看該作者
6,要注意latch up,感性负载会差生瞬态负冲击,而大的衬底注入,电源支路网络的波动,使得latch up的几率巨增。
  ~8 p$ \0 f; ]2 W7 R7,大尺寸的管子,要注意栅极电阻,相反导线寄生电容反倒无上大雅。尽可能充分的连接GATE端,当然如果设计中对( k- N+ J5 t2 J
对开关损耗,推动能力无要求,或者无精确要求,也可省略,虽然大多数OWER MOS 也只是个粗枝大叶的东西,但是还请务事先必确定这一点。。
- x7 v' f9 I  R2 s8,再考虑下G-BOUNDING ,为什么没有几十A的ASIC?1mil能走多少和封装先确认好,不行就加粗,加粗之后需考虑你的PAD够不够大,够不够远等等。
6 f! k; N$ G7 p1 V& Y1 V" U9,再者,就要考虑下功率,1w 以上的东东会比较烫,想做的可靠需要加散热片,当然封装也是个问题,但是怎么换算热阻,怎么算散热片的接触面积,实在忘光光了,最好参考下老工程师的设计,有几本书有讲,那个 Power Hybrid Circuit Design and Manufacture,有些介绍,但是洋文,看不太懂。正在啃,好像很硬,欢迎讨论。
( l& K, S+ R. c10,最后再再再提醒下,不要迷信仿真结果,可能有问题的节点一定要仔细考量,系统要完善,不要拿数字观点看模拟问题。
4#
 樓主| 發表於 2009-8-27 11:58:07 | 只看該作者
感謝大大的分享,內容很專業仔細.
5#
發表於 2009-9-9 10:02:53 | 只看該作者
CHIP321,你好
/ [: X% y. _  X7 e5 s8 D, J. vPower Hybrid Circuit Design and Manufacture 有没有电子文档呀,能不能共享一下?
6 G* d1 |7 T) W2 r$ u谢谢
6#
發表於 2009-10-18 11:24:31 | 只看該作者
power ic的layout,analog core的部分大致上與其他沒什麼不同,唯一一點~power路徑一定要順要足夠~
) w; V, W. A6 L因為是power ic嘛~~~然後整個精神就是在power mos,power mos的大片power路徑要對稱,pad位置也是要對稱以達到Rds最小的layout。; J# a, L9 i  a4 J5 Q; p. g
我lay power ic 3~4年囉,參考一下~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 04:04 AM , Processed in 0.152009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表