Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 14003|回復: 4
打印 上一主題 下一主題

[問題求助] Bandgap 怪問題

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-6-2 22:13:57 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
有人有遇過在跑 .TRAN 時, VDD=2.5V 時,VREF 電壓正常9 Y4 z# E1 I  L+ X( |8 N
但 VDD=5.5V時,VREF 只有 0.2V 左右
5 b! O3 Z) X# v8 s  W. X& w1 u! b: C8 h; O! K  r
不過,當我下 .DC VDD 2.5 5.5 0.1 時,VREF 的值都正常) B( T" J) H9 g( D2 @

- j% U7 s( l: u$ K( D有人會問說,「那有加 START-UP 嗎?」* }! j( n. r" B! o
答案是有的...
: W  w, o. v( l9 _" t4 c
1 P! P: c- K" h& B若排除是 START-UP 的問題,那還有什麼原因會照成這種現象?+ \: N% q3 w9 `9 i8 p+ D
是指令的下法有問題,還是其他的原因?$ ~, r- \- h  B5 ], ~: M. }
+ O# G: R9 k& |5 y
以下是 bandgap voltage reference 的相關討論:% Y" G# ^+ z6 c8 }1 i( r0 u0 _1 W
大大~~幫小弟解決bandgap問題
! e) p% W9 m# M( i3 k9 T) nbandgap的模擬問題 (單N,PMOS組成) . [" y# i( [, T/ w4 g
关于bandgap的结构
2 M/ j+ y& g! _BandgapDC扫描温度特性时,不能正常工作
) l, ], \9 K  r# `7 q  F- U7 s
8 }7 V3 w+ x" `& e
/ \$ A  I6 N+ f
5 ?: h6 \6 p/ i" P2 y
[ 本帖最後由 sjhor 於 2008-7-4 09:26 AM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂507 踩 分享分享
2#
發表於 2008-6-3 09:23:47 | 只看該作者
把.tran的精度提高,有可能是計算精度不夠2 M& c8 b( ]& U, A; E' s
不過一般.tran應該會比.dc要准
3#
發表於 2008-6-3 09:25:08 | 只看該作者
你要檢查一下startup在supply高低壓的工作情形,有時會因為pull up電阻隨supply變化,! ?4 k4 f* w' z( k6 \
造成startup電路無法正常運作,會lock住~~~
4#
發表於 2008-6-3 19:09:12 | 只看該作者

回復 3# 的帖子

同意楼上的观点,当power voltage过高,有可能造成start-up电路的关断而整个电路被锁!
5#
發表於 2008-6-3 23:52:34 | 只看該作者
建議你看一下op的頻率響應6 v  U3 u0 y" J  O9 A( S( ?
我之前也曾遇過類似的問題,後來在排除掉所有可能之後,才發覺到因為我是以power ramp方式來模擬電源電壓起來的方式,以便觀看bandgap circuit的運作情況,但因為為了要作到low power,所以op的頻率響應並不是非常好,進而會卡到power ramp的速度
$ x" A# @, F2 p; W, q; r; ?因為你用.dc去掃電壓,所以沒有速度的問題: k) u& b; M+ I$ P5 s$ e3 ^- V0 K- T
而當你用.tran時,一旦電源電壓愈高,其反映時間便需要愈快,而這時,頻率響應的問題便會出現

評分

參與人數 1 +3 收起 理由
shaq + 3 多謝!! 問題已順利解決!!!

查看全部評分

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-1 06:18 PM , Processed in 0.119015 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表