Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5331|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出
! I" T" s8 m; P/ u/ a( ]open drain的外接電阻應該估計多少(100歐姆或是500歐姆)
' x2 ?: l& l; A! w- `1 v+ Q, S還有這台Agilent 16903A 可以判斷出差動訊號嗎?, p  \; L- k6 ]- e, Z) E
以下儀器資料摘自CIC網頁, O( @6 r' @5 o( n
Logic  Analyzer:  Agilent  16903A
. z6 d/ A  p' V& o  QLogic  analyzer  module:16760A3 n4 b+ C) _! J8 w6 U
Channels:  34. d! s* K& N; l; y
Maximum  state  rate  (half  channel):  800MHz
% X! H( x, f% s7 Q5 YMemory  depth:  64M
) M, z% m& q( I6 f1 L5 VMaximum  date  rate:1.5  Gb/s% D3 U6 ?, F; C! s
Support  single-ended  and  differential  signals1 [: _) V4 w/ K/ L5 B  k' O0 I
Pattern  generation  module:  16720A, @8 N& P: Y9 Z! Q2 J! t0 m
Channels:  48
: E4 `: r5 N& j5 d& P$ [Maximum  clock  (half  channel):  300MHz
* \4 g' J2 w$ X/ B; O8 dMemory  depth:  8M
. L# q4 x  X0 L  t! kLogic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-8-21 10:04:53 | 只看該作者
南科詢問的結果是可以使用open drain的差動輸出: _/ C8 |* z* Y, A- G4 O7 |6 S& `
不過還是不懂為何論文上不用inverter而要用open drain當output buffer
3#
 樓主| 發表於 2009-12-23 15:06:05 | 只看該作者
請問有人知道模擬adc若使用matlab& u: ?7 l6 J! L2 v# S+ |
要如何寫才可以使模擬結果接近量測的方式
$ e2 \, _* i! K- a) a+ U5 N因為我發現寫法不同結果差很多
8 H! g! Y: m9 n5 E% Q取的點數不同也會差很大/ s9 V1 F4 y: \6 w! K5 x
請問應該取多少點才算準確又有效率呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-17 03:14 AM , Processed in 0.156009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表