Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 7540|回復: 1
打印 上一主題 下一主題

[問題求助] 何謂寄生電路元件

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-7-30 14:14:40 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式

7 Q  d/ ~0 Q; I# l0 l) m如提哪位大大可以解說一下4 N9 {5 Y; t) i
實在搞不懂??6 P  h! b  l6 R1 L3 i3 Y$ k
何謂寄生電路元件# N- n+ t5 {" m. ]( U
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
發表於 2008-8-3 23:47:00 | 只看該作者
這個問題很大,很難用三言兩語就能夠答覆和解說5 g8 D$ w  T* j" R
而且,寄生元件這種東西,絕大部份只有在layout抽LPE時才會有的東西,一般在pre-simulation時是不會特別考慮的,除非design已經預先考慮到相關的環境和計算,不然這種寄生元件並不好作- A% e3 x8 Z: X5 v$ U
舉個例來說,兩條平行的metal 1連線靠得很近,距離只有1um,總共平行100um,兩條metal 1的宽度有2um,在pre-simulation時,hspice並不會特別考慮到這兩條平行的metal 1連線作寄生電容的大小,而在layout作LPE時,則會計算出這兩條metal 1的寄生電容,並貼在nestlist file,而這是metal的寄生元件+ N  B  Q: q) \3 x# A0 p
再來,MOSFET元件有分PMOS,NMOS,在pre-simulation時,hspice並不會特別考慮Drain,Source的週長,面積等的寄生電容和metal,contact,via等的寄生電阻,而在layout作完LPE時則會把AS,AD,PD,PS,NRS,NRD等參數貼在nestlist file中
- a5 [9 ?5 d. ^+ V一般來說,pre-simulation比較少考慮到寄生元件的影響和作用,絕大部份都是在layout後的post-simulation時會加入寄生元件的影響,而寄生元件,你可以把它看成是MOS,R,C和其他metal,via,device....等之間的相互作用關係所建構出來的model參數,而這些,一般來說,書上都有介紹,只是並不會特別講解它的重要性
9 o9 c: K% [( |/ Y最後,寄生元件通常在極高頻時才會特別重要,影響程度也會比較顯著,若是只有50MHz~100MHz的clock,其實寄生元件的影響程度都不會那麼鉅烈,而且,一般在設計時都會預留一些design margin,而這些design margin都是針對process,temperature,power supply和寄生元件的變化而作的
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-21 03:25 PM , Processed in 0.148009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表