Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5367|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出
# e3 O& z6 L; J  Vopen drain的外接電阻應該估計多少(100歐姆或是500歐姆)3 K: D3 w# e1 X: t0 \
還有這台Agilent 16903A 可以判斷出差動訊號嗎?
% H2 q, o% o' z2 j2 g* m9 N) j, [以下儀器資料摘自CIC網頁' _$ u  o& _7 ~
Logic  Analyzer:  Agilent  16903A
5 u1 W- a( s& M( ^5 U( rLogic  analyzer  module:16760A  |: V: \, ^# {1 U( r
Channels:  34( F5 _/ n# l; N1 s) b
Maximum  state  rate  (half  channel):  800MHz. U3 h9 o1 c: g# s1 b5 L0 c3 T
Memory  depth:  64M
0 E2 K( A# p4 Q  |0 m! GMaximum  date  rate:1.5  Gb/s
" W3 k+ H0 [$ ESupport  single-ended  and  differential  signals* P7 J( L- D& \1 X
Pattern  generation  module:  16720A0 }9 p/ y; Z" p" B1 U; o( v7 R
Channels:  48
1 q. R9 G7 @. \7 n% s; X. {( pMaximum  clock  (half  channel):  300MHz
; e" b' G8 j+ R7 C- v' ^$ x! k5 HMemory  depth:  8M
7 b; d+ B1 m1 c$ k, YLogic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-8-21 10:04:53 | 只看該作者
南科詢問的結果是可以使用open drain的差動輸出
7 {5 g1 B- d) X! b不過還是不懂為何論文上不用inverter而要用open drain當output buffer
3#
 樓主| 發表於 2009-12-23 15:06:05 | 只看該作者
請問有人知道模擬adc若使用matlab* z* G" ?7 S& i! Y7 f4 E1 I) L
要如何寫才可以使模擬結果接近量測的方式, m& K$ \, b+ O9 k5 t2 F+ ]
因為我發現寫法不同結果差很多+ i% g& w& t" h% z" v/ Y
取的點數不同也會差很大2 {/ _4 x0 e, t; N3 n
請問應該取多少點才算準確又有效率呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-10-18 02:18 PM , Processed in 0.170009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表