|
電子系統級設計所面臨的挑戰
* A# a8 R8 y3 k, K7 D3 ~5 q根據 思源科技市場行銷部負責ESL偵錯產品規劃╱賴依秀 指出 在 ESL所遇到的硬體除錯問題,包含:
2 _* i* D3 ^2 n8 E' q" |! {2 ?8 R2 O+ B, s X8 {5 b9 K
(1)追蹤硬體各個不同層級的資訊交換
# o+ q9 n" W- a: X% \(2)程序錯誤所造成的問題:資源競爭(resource racing),訊息競爭(message racing),死結(deadlock),活結(livelock)# R2 o7 @7 i% E( R% O5 K- L1 Z
(3)模擬時間或重複複製錯誤的時間過長
1 S0 N& v& {' C+ t(4)除了硬體相關的問題外,軟體和硬體的除錯更是複雜( ^- |& Q& P F
(5)當有錯誤發生時,如何停在(break)在軟體的某一點,追蹤軟體和硬體資訊交換之間的關係
/ C. F; f; D' Z8 j. Q7 _( m5 q(6)當停在軟體的某一點,如何讓其他處理器要繼續跑亦或是停下來
0 A# a B" z8 A: o$ [$ m(7)如何分析硬體資源應用是否最佳化;經由軟體工程師或編譯器產生的threads,是否有將硬體資源充分應用
8 L, }# a: C8 k6 _% O5 K8 @8 T(8)根據不同的應用,如何在價格、速度、省電上很快的抉擇出軟硬體系統的架構上
9 y! F: O1 z X4 f4 V5 L
4 H9 o0 }: J0 U. _2 c8 N+ o! j因此,在ESL,好的除錯軟體和分析軟體更扮演著舉足輕重的腳色。大家認為哪些問題最大?是最大挑戰?來交換點經驗談?:o |
|