Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 26218|回復: 11
打印 上一主題 下一主題

[問題求助] 請教hspice暫態分析的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-2 21:53:16 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
以下是暫態分析的一段指令:; A. H7 D! c$ a5 R9 O1 g& ^* u
.tran 10n 100n
0 _& q+ {" v. q" n+ [" R5 v- C4 c7 S. d3 G2 ]+ v4 n+ M* G6 c
書上是寫求某段時域中電路的響應。0 H: B0 @. ?# g) A2 A' o. C) y! _
而此段指令解釋為 從0到100ns進行暫態分析 ,並且每10ns 記錄一次。3 n4 X! y- W. [
小妹想請教一下 關於每多少ns記錄一次,這個到底是什麼意思? 還有記錄的時間設大 與設小  在輸出波形 圖中有何差異阿?" C2 V0 @  ^( {3 e. B

( q& m) m: g' M$ n" I假設我的hspice檔內容如下:' w+ i, @; s: U) ?4 ~
vin  a gnd! pwl(0n 0v,5n 0v,5.2n 5v,5.7n 5v,5.9n 0v)0 x: F5 X; Y& x) ~6 D
.tran 0.1n 10n
; a5 l' Y1 u/ g/ x: F.option post
) W- v. L/ c2 b5 ?1 b.end/ E- `) I9 B5 V$ R4 f6 }
----------------------------------------------------4 a$ `* A1 U% k& P& C. r$ i, i8 n% n
我的輸入電壓vin 它的rise及fall時間皆設0.2ns的延遲時間,然後我暫態分析設每0.1ns記錄一次。; @1 ?7 W/ ^( N  x, E( D  k' J, d
我想問,我每多少秒記錄一次的時間 若比輸入訊號的rise及fall延遲時間還長的話,是不是就無法作暫態分析?或是看輸出波形時," H+ K$ w8 H  g; H7 [# r! y# P
輸入訊號的rise及fall延遲時間 在輸出波形中不會有延遲?
1 e, Y' ?4 K; Z. [-----------------------
! ?3 [! ~5 G3 y小妹個人的看法是理想上,輸出訊號波形應該與輸入訊號波形相同並且沒有任何時間點發生delay。
, J; Q+ C& A# |除非輸入訊號本身有delay ,輸出波形 理應與輸入波形一樣 並且也有delay。
% v( r9 z6 j, p7 v2 q5 j即然如此...  那我hspice檔中設輸入訊號rise及fall延遲時間為0.2ns 則輸出波形中rise及fall延遲時間也應為0.2ns 。! F3 ^$ Q6 S8 X; i$ p
所以為了正確的分析輸出波形,我暫態分析指令中 應該以<0.2ns 的時間 每次記錄一次,這樣輸出波形才有0.2ns的延遲時間!; J4 x% \  f4 n8 P+ T
而如果設>0.2ns 記錄一次 ,則輸出波形中 將不會有這0.2ns的延遲時間 出現吧?
1 n! u0 ]$ D; n9 E0 F- }( y- G-----------------------, Y9 j5 @: k- s$ U  ~
請問小妹 對於暫態分析指令中 ,對於每多少ns記錄一次的 觀念及用法是否正確? 輸入訊號有延遲 ,則暫態分析 每次記錄的時間需小於這延遲的時間 才測的到?     麻煩先進們 糾正 和指教 謝謝唷^^
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-9-2 22:37:32 | 只看該作者
觀念正確
3 e, G0 j0 T) }) B4 f0 [一般紀錄次數越多越好,當然速度會變慢,就看各人需求了,在業界模擬大都在us等級,很少用到ns等級,因為device的反應速度問題....以後你就知道了。
3#
 樓主| 發表於 2007-9-2 23:00:03 | 只看該作者
謝謝大大的回答^^! ?. Z" K' X/ [, g/ f
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已? 還有最後一個問題是如果輸入訊號波形皆沒延遲,則暫態分析 記錄次數多寡 就與輸入訊號無關吧 是嗎^^6 c8 d6 M% s; |+ v/ e2 j
請大大提供意見 謝謝
4#
發表於 2007-9-3 20:11:26 | 只看該作者
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已?) I) ~  s4 I' L" B7 t1 V

6 ^% e- m% Z- j( ~6 Q5 @-->yes
5#
發表於 2007-9-3 22:13:27 | 只看該作者
.tran 0.1n 10n
5 a/ [1 {$ E/ b3 G/ v# Z5 A$ J下這行指令時...7 t) k; V+ R/ Z! q: W) z5 A
代表暫態分析會從0s~10ns進行掃描...8 g- I9 Z1 ^- O/ i! f( O  m
並且從0s到10ns中..每經過0.1ns紀錄一次...9 D5 ~; r3 V2 Y+ @' G
所以傯共會紀錄101點..
" N+ v+ \: A+ u& V1 Y2 T% c( O最後下.option post的指令..! c  ^, M; R  ~* P9 A
是把紀錄的點作連線的動作...
# W9 p; s: X; r" i因此才可以在awave中看到曲線..
  P5 h: y& u" D. v# r
. w8 v1 i5 W. y(通常用PC版的HSPICE..程式會自動幫你載入這一個指令... Y& W* ~2 ~# e3 W
  若用工作站..一定要記得下這行指令....)& f  E( B6 Y" `9 C8 p

0 d# S& H# V7 g( o3 W% \/ Z另外關於第二個問題...6 i( K0 V; e4 s5 ~+ E
如果輸入點沒有延遲..紀錄點是否可以隨便設??+ n) {. ?: b1 a: R
以一個Inverter為例子....
" t; O+ I4 m% i+ \9 T輸入訊號給訂一個方波...2 Q/ a8 T6 C' D0 W5 O) Y+ k
上升和下降都沒有延遲...9 l. C; I# L( [$ a
但是Inverter本身就是一個RC...
7 r* U: p5 p  ^: g' ~/ u所以會在輸出部份產生延遲...
3 H1 Y6 V: j' B* o2 a$ t2 d1 I: \這時候..取點就很重要了...
% t! j3 M! z  i  Q. w如果取的點數太少...許多細微的變化可能看不出來..
" I& x! ]: r' `) d8 \我想速度方面應該還好...: ~' n& R) m, R' V
很多老師都會說..HSPICE跑個一個星期都算很正常.../ U# I6 h% t) A0 a
因此..我想.取千分之ㄧ點以上應該也還是可以接受的範圍
6#
 樓主| 發表於 2007-9-5 22:26:10 | 只看該作者
小妹還想另外請教:『何時才需要測量輸出delay 時間』
; p' s$ D8 s, V( w# t小妹在post-sim中利用pwl指令輸入一脈波到反相器,其中脈波的rise、fall 時間故意設0.5ns 給輸入訊號有所延遲。然後量測輸入電壓在1/2 vdd時 直到輸出電壓到1/2 vdd時的這段延遲時間,其結果 fall的延遲時間為:3.0579E-11   rise為:6.6442E-11
" l- w# k( E: R' I從輸出的rsie、fall的延遲時間比 輸入訊號延遲時間0.5ns還小 ,這樣算是理想我們正想要的吧?
4 `4 }, s" Y, E5 f: C' v$ N如果量測的輸出延遲時間還比輸入訊號還長,就可能是跑post-sim前 畫layout佈局時 畫的不是很好而造成延遲時間很長吧?
, h3 Q" ?5 Y) J3 t. L
" s( ^+ |" G  ^) y9 B; s* M, L8 Z還有我們什麼情況下才會想要跑spice來測輸出是否delay ?
: u7 L) Z( `" T, |6 Y$ b, r8 q. z& ?3 Z
麻煩先進們 指教和糾正  謝謝喔
7#
發表於 2007-9-5 22:55:47 | 只看該作者

回復 #6 君婷 的帖子

1、當你的操作信號pulse width很小的時候,就要考量。
* K3 X6 `  Z4 m" K% O2、電路中對delay較要求時,如clk signal。
# ^7 y( _$ J4 n: Q1 r$ G3、其他的留給別人補充。
8#
發表於 2007-9-5 23:55:26 | 只看該作者
對類比電路設計者而言,要量測delay通常都會在clock信號,或者一般正常的傳送信號均需要去量測其delay( o+ v4 L  s4 ]& r- Z6 p0 B
而要看其pos-sim的delay時間,最主要的原因乃在要看layout的寄生效應對電路的影響有多大
, I7 J1 |9 q1 o; |再者,我們要看其buffer的fan-out能力被降低了多少
" [7 r0 J0 w, s, u0 P而對一個類比電路設計者而言,我們在看pos-sim的結果時,並不是單單看在某一個電壓,某一個溫度下的delay時間,而是要有製程的五種變化搭配電源電壓10%變化及溫度的高低變化的各種組合,然後各種情況均要在規格之內才可,不然就要改元件的W,L值8 j0 h: o1 Y8 S# k, h5 R" o, f2 N
另外,一般我們在設輸入信號時,rise time和fall time大概都是0.5ns和0.5ns,當然也可以更長或者更短,而這個條件是要看整個系統的情況來決定5 @0 a% ?/ R+ O2 i
而至於你量測delay的條件並沒有問題,也就是輸出信號的正端的1/2 VDD到輸入信號的正端的1/2 VDD為一個delay time,通常,這個delay時間若大於輸入信號半個週期的話,就會相當危險,需要加大其W,縮小其L
9#
 樓主| 發表於 2007-9-6 08:11:55 | 只看該作者
副版) w6 v8 ?9 x% U; m1 v
您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?" B0 l. `0 _3 y& ?9 _: {3 n4 I8 Q/ s
像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可以大到超過0.5ns且小於輸入信號半個週期 那麼大的範圍嗎
' Q* \, g- Q( w% ]因為我覺得如果delay時間允許誤差的上限越大 可能輸出波形會越明顯的失真吧^^
4 `0 F0 Y+ \# d; U8 n還有請問類比電路的輸入訊號通常用多少伏測式?一方面我不知電壓源上限可設多大,所以我都vdd設5v 而輸入信號也5v  b# m5 G& _, b* C4 v
) v  ?" H' C' G
同時也謝謝m851055   的說明 ^^& @3 _1 }9 }/ _

. K* I& L2 S# E, X0 Q- n[ 本帖最後由 君婷 於 2007-9-6 08:18 AM 編輯 ]
10#
發表於 2007-10-15 03:54:03 | 只看該作者
嗯~~講的真好~~本來不知道的問題~現在都知道囉~多謝大大無私
11#
發表於 2007-10-16 23:23:04 | 只看該作者
不好意思,因為前陣子工作在忙,故而較少上來論壇,所以也沒留意到妳的問題  e' |; j" H( {9 S4 ?% o& R/ a; o

6 O, `% b' J. y, V4 @  S' X& ^通常,我們在作的delay並不會拖到大於輸入信號半個週期,因為那表示這個delay是非常危險的情況和設計,但,有一種情況會比較特殊些
6 K* k6 z( M% F* g5 D0 T- a那就是應用在高速電路中,如high speed serial link電路,假設有2Ghz的clock,那它的一個週期則為0.5ns,試想一下,一個週期就只有0.5ns,那一個反相器的delay time要小到多少才不會影響到信號的傳輸,所以,這是高速電路應用中所遇到的困難
6 S3 D8 b, R  q, Q& r& n一般在應用中,我們的clock並不會非常地高(大於1GHz),所以也就沒有這個問題,但如果是手機或者微波電路,那這個問題就會很麻煩
8 W3 B4 u  i+ `3 U2 Z: G3 @. J& ?- b! g9 C
另外,delay time的應用上,通常是用在digital circuit中,因為clock tree的緣故,所以時常需要用到delay cell來讓chip內部的clock timing能夠符合到spec.,所以,只要能夠達到delay,後面再加一級較強的buffer即可
4 E8 s8 P$ i/ C1 m5 O
, Q3 h. ^* d3 O) a& _最後,電壓源的上限是要看製程而定. J' A6 p. W9 a" S: p1 S+ ~
如0.35um,其電壓源的上限就是3.3V,若是0.25um,因為內部有兩組電壓,所以就有2.5V和3.3V% Z: G% _4 p: w' i1 [
所以,不同的製程就有不同的電壓源上限" g5 t8 @% p" h  j$ k0 Y. E
0 ]/ G. I( f2 k" M, w- h6 r$ t2 N
6 |0 p6 k  f4 g/ Z
+ O! T( {5 R) Q$ Y8 A
原帖由 君婷 於 2007-9-6 08:11 AM 發表 ( }/ b; r8 O) V) e
副版5 Z& C( l5 w2 `
您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?
: d* U, c8 S6 C& ^. ?) |像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可 ...
12#
發表於 2007-12-23 21:01:07 | 只看該作者
Hi~各位大大
+ M  f/ R( e* W8 f我是HSPICE新手~最近老師要我們寫一個4-bit DAC,不知如何著手,網路上是否有可參考的範本資料~
9 ~6 u, H& A1 c7 k7 @謝謝各位大大
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-4 03:45 PM , Processed in 0.174010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表