Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 25972|回復: 11
打印 上一主題 下一主題

[問題求助] 請教hspice暫態分析的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-2 21:53:16 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
以下是暫態分析的一段指令:
7 S5 Q, Q1 A9 m.tran 10n 100n3 c6 o! h% r9 k" W: X8 E

! @$ q7 r& Z8 V- u% e. L+ d書上是寫求某段時域中電路的響應。
' ?0 Q% t2 s( q) ^4 G7 `/ E5 l% v; o而此段指令解釋為 從0到100ns進行暫態分析 ,並且每10ns 記錄一次。, `6 M+ l: ]' y* e/ {) O
小妹想請教一下 關於每多少ns記錄一次,這個到底是什麼意思? 還有記錄的時間設大 與設小  在輸出波形 圖中有何差異阿?, {5 m4 F, {# K. s

  G7 S# f: {9 Y- j0 c假設我的hspice檔內容如下:
: Z2 J$ t5 ]  c4 u) Vvin  a gnd! pwl(0n 0v,5n 0v,5.2n 5v,5.7n 5v,5.9n 0v)
8 M" J+ c, H: h' q0 i2 a* o9 W.tran 0.1n 10n0 a3 R$ S& H4 M$ M8 V0 Z/ G9 u
.option post
% ^7 P! G" I  {' j.end
: n! ^3 z9 X$ J7 G----------------------------------------------------/ E0 b+ x) u/ K2 K  v9 F
我的輸入電壓vin 它的rise及fall時間皆設0.2ns的延遲時間,然後我暫態分析設每0.1ns記錄一次。
/ u0 Y8 m/ ^& b2 f我想問,我每多少秒記錄一次的時間 若比輸入訊號的rise及fall延遲時間還長的話,是不是就無法作暫態分析?或是看輸出波形時,+ x. r/ ~3 w( o
輸入訊號的rise及fall延遲時間 在輸出波形中不會有延遲?: ?; Q0 Y7 Y. P3 B: W/ a
-----------------------
8 j' S' ?* T' L$ j( z小妹個人的看法是理想上,輸出訊號波形應該與輸入訊號波形相同並且沒有任何時間點發生delay。
3 }* c# ~1 T' @. l; V0 x除非輸入訊號本身有delay ,輸出波形 理應與輸入波形一樣 並且也有delay。
! A( h' C3 C$ a% I即然如此...  那我hspice檔中設輸入訊號rise及fall延遲時間為0.2ns 則輸出波形中rise及fall延遲時間也應為0.2ns 。
! X5 A5 W4 G( V, R所以為了正確的分析輸出波形,我暫態分析指令中 應該以<0.2ns 的時間 每次記錄一次,這樣輸出波形才有0.2ns的延遲時間!1 F/ e( b6 I  a3 C$ v( w
而如果設>0.2ns 記錄一次 ,則輸出波形中 將不會有這0.2ns的延遲時間 出現吧?& u1 Z0 \( n& \
-----------------------, y, f: `6 y7 m- c( i1 S
請問小妹 對於暫態分析指令中 ,對於每多少ns記錄一次的 觀念及用法是否正確? 輸入訊號有延遲 ,則暫態分析 每次記錄的時間需小於這延遲的時間 才測的到?     麻煩先進們 糾正 和指教 謝謝唷^^
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-9-2 22:37:32 | 只看該作者
觀念正確; T& q5 f* {% B  R# Y* Y
一般紀錄次數越多越好,當然速度會變慢,就看各人需求了,在業界模擬大都在us等級,很少用到ns等級,因為device的反應速度問題....以後你就知道了。
3#
 樓主| 發表於 2007-9-2 23:00:03 | 只看該作者
謝謝大大的回答^^
* U$ Z/ D4 m- K; L, ?至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已? 還有最後一個問題是如果輸入訊號波形皆沒延遲,則暫態分析 記錄次數多寡 就與輸入訊號無關吧 是嗎^^
+ @1 v$ p7 Z6 ^0 H8 h" S$ U7 N請大大提供意見 謝謝
4#
發表於 2007-9-3 20:11:26 | 只看該作者
至於記錄次數越多 速度會越慢是不是指跑hspice時會跑較久而已?
8 _( N$ t8 Z" t# w  o
3 h; \3 `7 Q. q-->yes
5#
發表於 2007-9-3 22:13:27 | 只看該作者
.tran 0.1n 10n
( }- `2 c  `3 s! x/ P% ~下這行指令時...3 i$ T3 n! `) M9 I6 d
代表暫態分析會從0s~10ns進行掃描...
1 s+ D4 c6 D7 V3 u. Y* \並且從0s到10ns中..每經過0.1ns紀錄一次...; |1 C* c# z7 l. N  k
所以傯共會紀錄101點.." ^& h# b7 G) L5 K+ Q$ j
最後下.option post的指令../ E" h% M! ~" K# s/ V  G
是把紀錄的點作連線的動作...% _7 e2 H) |& H8 e
因此才可以在awave中看到曲線..
7 F; ~& @( h* y0 X: A9 ?, N8 |
# y7 k: V) k  ~- ^0 s(通常用PC版的HSPICE..程式會自動幫你載入這一個指令.., u7 {) E! l& N) n6 V" w6 _" e0 c3 K
  若用工作站..一定要記得下這行指令....), U4 y7 G0 Q9 u! o: C4 f' s
+ r/ V8 A  y3 @+ W+ F% u3 `1 v
另外關於第二個問題...% u$ d3 e) P7 M
如果輸入點沒有延遲..紀錄點是否可以隨便設??
/ p0 ^+ D$ b4 V8 a" T0 r以一個Inverter為例子....' D+ I$ L7 j: i! _- u9 J1 B
輸入訊號給訂一個方波...
- }# D/ I. T6 m* Y  N上升和下降都沒有延遲...
5 D' L( S0 m) x9 P2 D( Q但是Inverter本身就是一個RC.../ T% K# B0 [7 ]( V& c& t
所以會在輸出部份產生延遲...4 r+ ~3 h6 h8 d3 c% m: |
這時候..取點就很重要了...; l3 F1 u2 k; K
如果取的點數太少...許多細微的變化可能看不出來..
7 x/ j  E' i* d4 W7 d, g6 c0 F) {我想速度方面應該還好...
0 a4 F4 M1 y9 S6 v. X5 k很多老師都會說..HSPICE跑個一個星期都算很正常..., \7 _, J& F+ q4 t7 M3 H$ P
因此..我想.取千分之ㄧ點以上應該也還是可以接受的範圍
6#
 樓主| 發表於 2007-9-5 22:26:10 | 只看該作者
小妹還想另外請教:『何時才需要測量輸出delay 時間』; c3 q( k! L# k' y; P  o; H; Z* p
小妹在post-sim中利用pwl指令輸入一脈波到反相器,其中脈波的rise、fall 時間故意設0.5ns 給輸入訊號有所延遲。然後量測輸入電壓在1/2 vdd時 直到輸出電壓到1/2 vdd時的這段延遲時間,其結果 fall的延遲時間為:3.0579E-11   rise為:6.6442E-11
: b7 O3 D; a8 O" V1 O1 o* |  w6 V- y- R2 _從輸出的rsie、fall的延遲時間比 輸入訊號延遲時間0.5ns還小 ,這樣算是理想我們正想要的吧?: o2 V. T% b% N& I/ Y
如果量測的輸出延遲時間還比輸入訊號還長,就可能是跑post-sim前 畫layout佈局時 畫的不是很好而造成延遲時間很長吧?0 B& T; X; b- n; G9 {& _

1 C4 T  w8 M- U9 W+ h還有我們什麼情況下才會想要跑spice來測輸出是否delay ?
; X! _4 e& E# ~% w6 X* j- y
, ^$ G. V# @+ ?2 J1 E( U- B麻煩先進們 指教和糾正  謝謝喔
7#
發表於 2007-9-5 22:55:47 | 只看該作者

回復 #6 君婷 的帖子

1、當你的操作信號pulse width很小的時候,就要考量。
; i/ v9 F" b: K* b+ P2、電路中對delay較要求時,如clk signal。, w! Y1 A+ e. ^3 {, r
3、其他的留給別人補充。
8#
發表於 2007-9-5 23:55:26 | 只看該作者
對類比電路設計者而言,要量測delay通常都會在clock信號,或者一般正常的傳送信號均需要去量測其delay# I  s! y' n0 U6 Q
而要看其pos-sim的delay時間,最主要的原因乃在要看layout的寄生效應對電路的影響有多大
, E; z: p+ S" ], p/ V! z% Q再者,我們要看其buffer的fan-out能力被降低了多少
' [  I( o/ F. c% I而對一個類比電路設計者而言,我們在看pos-sim的結果時,並不是單單看在某一個電壓,某一個溫度下的delay時間,而是要有製程的五種變化搭配電源電壓10%變化及溫度的高低變化的各種組合,然後各種情況均要在規格之內才可,不然就要改元件的W,L值
3 N& Z% z1 g- i3 }1 T) p另外,一般我們在設輸入信號時,rise time和fall time大概都是0.5ns和0.5ns,當然也可以更長或者更短,而這個條件是要看整個系統的情況來決定  J) A: J2 M! |
而至於你量測delay的條件並沒有問題,也就是輸出信號的正端的1/2 VDD到輸入信號的正端的1/2 VDD為一個delay time,通常,這個delay時間若大於輸入信號半個週期的話,就會相當危險,需要加大其W,縮小其L
9#
 樓主| 發表於 2007-9-6 08:11:55 | 只看該作者
副版
: L( t# b1 X; |( h( |3 P7 K您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?) k* u+ o- ^& d7 y) \( |# [" T
像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可以大到超過0.5ns且小於輸入信號半個週期 那麼大的範圍嗎
, U8 _  P2 ^6 E3 D$ V" y, E" V$ O因為我覺得如果delay時間允許誤差的上限越大 可能輸出波形會越明顯的失真吧^^ 9 t/ F; b2 j. m7 {  p
還有請問類比電路的輸入訊號通常用多少伏測式?一方面我不知電壓源上限可設多大,所以我都vdd設5v 而輸入信號也5v5 j  V9 Q/ I, F# N

. y8 K/ U& @) A2 M0 a同時也謝謝m851055   的說明 ^^6 ^- S0 _8 e% F2 R3 b
- y3 p. v9 L: C! G5 Q! [7 I
[ 本帖最後由 君婷 於 2007-9-6 08:18 AM 編輯 ]
10#
發表於 2007-10-15 03:54:03 | 只看該作者
嗯~~講的真好~~本來不知道的問題~現在都知道囉~多謝大大無私
11#
發表於 2007-10-16 23:23:04 | 只看該作者
不好意思,因為前陣子工作在忙,故而較少上來論壇,所以也沒留意到妳的問題
% x1 E" F, q" ?2 E5 Y" E, D3 J8 _1 d$ I- w) f! N
通常,我們在作的delay並不會拖到大於輸入信號半個週期,因為那表示這個delay是非常危險的情況和設計,但,有一種情況會比較特殊些4 f& Q! b- u/ O0 P
那就是應用在高速電路中,如high speed serial link電路,假設有2Ghz的clock,那它的一個週期則為0.5ns,試想一下,一個週期就只有0.5ns,那一個反相器的delay time要小到多少才不會影響到信號的傳輸,所以,這是高速電路應用中所遇到的困難) S5 Y3 R4 U8 Y2 q% o6 z
一般在應用中,我們的clock並不會非常地高(大於1GHz),所以也就沒有這個問題,但如果是手機或者微波電路,那這個問題就會很麻煩
4 I- J4 x) n. K! C- O% M& Z6 c& U! T, i/ R4 ?9 v* A& T
另外,delay time的應用上,通常是用在digital circuit中,因為clock tree的緣故,所以時常需要用到delay cell來讓chip內部的clock timing能夠符合到spec.,所以,只要能夠達到delay,後面再加一級較強的buffer即可
9 o& L* x2 b, a9 ^6 K% F' h7 ~+ q' L
最後,電壓源的上限是要看製程而定7 b4 J0 B! w, L" ~, |
如0.35um,其電壓源的上限就是3.3V,若是0.25um,因為內部有兩組電壓,所以就有2.5V和3.3V1 b  z7 L6 O% ?6 _
所以,不同的製程就有不同的電壓源上限- Z) q, a5 d. B9 W; y3 O
1 h9 ?5 M& X" T0 ?% K

& D1 M  x7 l, m0 S! p# b
# c8 `/ F* f1 S  ]
原帖由 君婷 於 2007-9-6 08:11 AM 發表 ! K6 H# m- H: K; ], d
副版
3 N% {7 s- S$ N/ }1 v6 A您的意思是指pri-sim時通常就會量測每個clock輸出delay時間,然後跑pex莘取寄生電路後再從post-sim看實際寄生效應輸出是否影響很大?4 h$ p* r8 A: w  T- g" ~1 R6 _
像您說通常輸入信號大約設0.5ns左右 ,但測出的delay時間最大允許的誤差可 ...
12#
發表於 2007-12-23 21:01:07 | 只看該作者
Hi~各位大大
$ n) e7 C) L* X* f8 }2 }9 \1 g我是HSPICE新手~最近老師要我們寫一個4-bit DAC,不知如何著手,網路上是否有可參考的範本資料~
: j1 n! C4 F0 J7 e& N/ v謝謝各位大大
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-13 02:28 PM , Processed in 0.171010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表