|
同時,支援現在最普及的記憶體技術「DDR2-400記憶體」,如此一來製造商就可以在他們的設計內使用低成本的記憶體晶片。同樣地,具備12/24-bit可組態BCH HW ECC支援的新8-bit NAND快閃記憶體介面,也允許製造商採用較經濟的3x-nm raw多層單元(multi-level-cell; MLC) NAND快閃記憶體晶片以降低物料成本。
Y+ l/ k$ _ S( w& V2 C, ^, @7 k2 F& E% Y
新的on-chip audio DAC和電源管理單元免除了外部元件需求,降低整體功耗和物料成本,簡化設計並縮減PC電路板尺寸需求。單一立體音響和單聲道音訊輸出各提供93-db的訊號雜訊比和70-db的總諧波失真("A" weighted)。電源管理單元具備二個供應SiRFatlasV核心與DRAM使用的交換式DC/DC電源,以及四個低雜訊、高電源漣波拒斥比(PSRR)、低壓差電源(供I/O、周邊、PLL、類比與射頻使用)。
: S Y) p9 ?. K4 @& g2 R* W3 Y
6 ~! n) V8 o" y供貨時程
1 E& g0 d$ H3 L& b0 y1 f2 G6 p0 {/ W6 A7 [
SiRFatlasV多功能定位處理器已全面量產供應,尺寸10 mm x 13 mm,高度1.2-mm,供應0.65-mm pitch的285-ball grid array (TFBGA)薄型微細間距球閘陣列封裝,支援WinCE和Linux作業系統。
+ n: j/ E# m. ], J) Z6 Z1 Y1 w& l& E. e7 c$ F. g8 I
CSR多功能平台1 U( [( b# L( a
9 H+ N4 S( {; F' k: o3 L) wCSR多功能平台的設計目的是為了充分發揮新一代定位統合裝置的潛能,大幅強化消費者的定位應用和多媒體內容使用經驗。這些平台提供領先業界的GPS/Galileo定位效能和強大的應用處理器以及一個共同開發環境,促成一個豐富的視覺化與多媒體經驗。SiRFatlasV針對入門和中階裝置的需求而進行最佳化整合,而SiRFprima則針對高階系統實施最佳化,具備支援高解析度多媒體和3D圖形的專用硬體。 |
|