Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5257|回復: 3
打印 上一主題 下一主題

[問題求助] 新手誠心的發問~~~

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-8 14:50:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我想問!!
, }4 m1 e2 J" @" U0 Q9 r4 E2 F/ r% B. u, D  K
如果再畫一個類比跟數位都在一起的電路該怎麼畫會比較好??
0 t7 ~2 V! J7 i2 ~% G2 ?
+ y& N9 q- S8 |: [2 H& ]7 a該注意些什麼小細節??
4 |( ^7 M0 Q7 \4 F/ Q
# V: m" t. L, T% X還有面積 跟 把線(MT)橫跨過MOS(會產生寄生電容)要如何取捨??(跨過數位和類比的mos)
0 j+ _2 C1 |0 U) m, m: M' |6 V7 B) M* I
假如VDD W為5u那麼我的 VDD Line W該為多少比較合適
/ N* F2 Y" d& i  l7 i/ w
  ?: [: N( a0 ?% M應為我都會把 VDD Line畫得比5u小一點點 像是3u左右!!
6 A2 e# T3 o3 t- w' T) {# `" f" `: _% d5 B0 ^! i' N
我覺得這樣可以補旁邊有空隙的地方補滿!!可是有人說這樣畫造成多餘得浪費
0 U: X# q" q1 [0 A9 |0 j8 d/ t" `6 q
所以與其有空洞的地方比較好 還是想辦法補滿會比較好!!/ w) o$ |, l9 T. w3 C# O& R: O
(簡單來說像是把線畫粗一點 或者是明明已經接去vdd了 還硬要多畫一條接去vdd之類的)
# P/ i8 o1 D. y: r1 D) }5 `, z* a  I0 x- W) @& F
不好意思 問題很多 因為剛學不久 很多小地方根本還沒了解 如果看不清楚我在問什麼 也請糾正我$ |; o& e' Y7 e' K7 C' f* ]1 ?( c

3 @0 Y4 ^! l/ w8 a8 Z我會再詳細的解釋!!  謝謝!!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-10 23:42:00 | 只看該作者
我學長說....
# X. w! K% s5 P# K; P6 L! }2 N經驗很重要....
' s, M/ s1 Z+ F( u# xN/PMOS的特性要看懂L/W
: u6 Z- }. s7 Q4 a$ yR、L、C的類比跟數位的畫法也大概要知道.....' H8 D7 W; ]8 s/ u
還是去書局或圖書館找有關VLSI佈局技巧或CMOS IC設計等書籍
& W  L* g& B. n2 w6 _$ D, {要馬花錢去CIC上課....& M/ F! P( R) D) z( h
會用hspice模擬的話 就自己模擬看看 那些面積大小的差異與好壞0.0( ~) U* l! h9 o" {
我也是新手~學長都這樣跟我說= ="
3#
發表於 2010-5-14 10:28:31 | 只看該作者
我的做法如下,
2 L, C8 o5 E, p& x4 e# L  F2 v7 s1.先考慮有沒有足夠的SIZE,若有我會讓digital and analog 吃不同的POWER and GND
( E$ x# H" ~7 M" l2.至於POWER要畫多寬,其實應該以該circuit吃多少電流而定,我通常還會再大1.5倍
1 D! D, |, X$ ~3.跨線的原則,clock訊號不誇MOS而且做shelding
" k* ^% F! D$ ~& v* _) {1 ]  OP input MOS 不能有跨線
4#
發表於 2010-6-3 22:50:43 | 只看該作者
THXS FOR 3F SHOWS!!!! R1 m/ ?' w7 J2 y! b2 J
( v, U$ |! d; q0 o6 a
IT'S VERY USELFUL
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 12:37 PM , Processed in 0.148008 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表