|
電子系統級設計所面臨的挑戰 . L' I' t$ F7 R
根據 思源科技市場行銷部負責ESL偵錯產品規劃╱賴依秀 指出 在 ESL所遇到的硬體除錯問題,包含:% O( P- i+ O& T- U/ A# `! y6 u z: q
3 J9 L9 U1 `) e6 t3 w
(1)追蹤硬體各個不同層級的資訊交換( P4 ^6 g! I/ P( j1 z$ Q
(2)程序錯誤所造成的問題:資源競爭(resource racing),訊息競爭(message racing),死結(deadlock),活結(livelock)
' T. J. k( A5 |$ i9 W; ~) R(3)模擬時間或重複複製錯誤的時間過長
, D% o) Q# e- n(4)除了硬體相關的問題外,軟體和硬體的除錯更是複雜
$ `5 k' m% V+ m' @(5)當有錯誤發生時,如何停在(break)在軟體的某一點,追蹤軟體和硬體資訊交換之間的關係
) \4 h# {; e& Y% B( W(6)當停在軟體的某一點,如何讓其他處理器要繼續跑亦或是停下來7 O( {% V4 |6 Z- q
(7)如何分析硬體資源應用是否最佳化;經由軟體工程師或編譯器產生的threads,是否有將硬體資源充分應用6 Z2 M% t2 Q: A9 e; t
(8)根據不同的應用,如何在價格、速度、省電上很快的抉擇出軟硬體系統的架構上
1 {$ j4 J1 h" t+ b6 t* N) E, S% n
. x Z7 `3 y! ?" z9 j+ w! n k. P因此,在ESL,好的除錯軟體和分析軟體更扮演著舉足輕重的腳色。大家認為哪些問題最大?是最大挑戰?來交換點經驗談?:o |
|