Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4606|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題$ Y  O; |: P6 n/ X2 r- a
電路中有用到current cell
* v2 ^4 c0 J- I4 B- t- Ki流到開關兩邊選一路流,分別為iout 與 _iout
( q4 s$ I6 K4 v# ^! H% r4 C; f; e# u" v3 p% Z) ]4 j5 b) W
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
# F$ E& z7 N" V4 a: o6 ^& Q+ P  X+ D% @/ M5 A: i0 w5 n; [
那麼我想請問的是 _iout內部一定要匹配嗎! v" s$ o* V. M  M, ~; j' E$ l
是否一定要在內部或外部掛上一個等效為 37.5的電阻. C% k/ f# N% b
能否省掉此電阻直接將開關接地
! c/ y5 X  d. r- ?5 Q# G5 A這樣會有什麼問題發生呢
* W) x/ w  f5 w; M0 ]1 S, ~  b3 v3 ~3 {% L) q: N& B* i# N# s: x
請各位回答一下5 a9 h/ q! K1 Q' S' \( j% h
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗
' ]/ ^# G9 O  i我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表   s2 Z+ ^- y2 E7 y/ _3 d. h
想請教有關current steering dac的問題2 S1 B& I: L& Y
電路中有用到current cell
# \0 I; O5 F( Z- t# e. yi流到開關兩邊選一路流,分別為iout 與 _iout
6 l  d% M- T+ d
+ k0 C4 d  G: q: R$ Aiout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5' `5 q8 T1 o8 i/ [' v+ m

2 g2 s7 T* ?- X! ^那麼我想請問的是 _iout內部一定要 ...

3 W; D7 n7 ~' C3 @$ Y# W5 G6 T4 N5 g6 d( b; m4 |; c6 q
8 R. T# k& W9 B1 v" ?! ~, x5 D
_iout不行直接透過switch接到地% Y6 U2 R, T0 _1 t
iout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可
1 O* S- c! a, ]/ c5 A. G另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻* K' `) \$ ]9 g- i( {0 [* W
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合# Z+ q0 u6 a7 H
current steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?8 ~8 S0 w( g% _( H  q1 A
因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異
. S5 @+ {! a+ n  \4 Q此外,想請教輸出之電阻是掛在 PAD 之外的9 t! o1 |7 z9 b: Q
而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部
' r# G( U3 ~6 N' I# h, \8 _) }那麼勢必會有很嚴重的 mismatch
6 P; \6 _3 G* \+ g$ j7 D2 v+ v這樣加與不加的差別大嗎?
2 t. @$ B- {/ I9 M煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和0
% P- r6 R7 s* i" E& R一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option
5 U: Y/ U8 ?* I" I. Z& W6 e開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。
' f) u; y+ G+ B# ]电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。
( B+ x6 e4 G+ Y. c; J- N输出电压需要多大,这要看DAC芯片的应用要求。
9 W* d8 n& D- m5 O% z这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-27 11:04 PM , Processed in 0.173010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表