Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4270|回復: 13
打印 上一主題 下一主題

[問題求助] 請問圖中的M4,M5,M6,是做什麼用的?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-3 11:19:02 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問各位大大2 ]4 O4 t  I+ Z5 M1 t6 ?1 i9 T
請問圖中的M4,M5,M6,是做什麼用的?7 H  J; _) O* k4 y; I5 g
為什麼W=1U,L=20U,是為了提高阻值嗎?! n8 t% v1 `! P/ V" b4 a! y
這樣疊3個MOS有什麼作用ㄋ?

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-4 09:52:57 | 只看該作者
這叫MOS串聯,! w5 r0 |! ^! J3 o
M4-M6可以看成是一顆# [# g9 ^+ K$ O. f
W=1u, L=60u的MOS
: F+ H) D+ C: V1 o1 \+ P7 F; v+ Z( J( H* i7 Q6 N
這是為了把input threshold向上拉高
3#
 樓主| 發表於 2008-12-4 15:33:11 | 只看該作者

跑過模擬後

原帖由 hyseresis 於 2008-12-3 11:19 AM 發表
- A9 t" [5 o# s( Q, F$ e請問各位大大3 u5 Y5 r5 w, o( \0 i" k' {7 W
請問圖中的M4,M5,M6,是做什麼用的?
% i( Z+ H7 q* K4 ^& f9 D為什麼W=1U,L=20U,是為了提高阻值嗎?- m' @! j/ j: a2 y  @( f3 e
這樣疊3個MOS有什麼作用ㄋ?

! F1 o& [, U. i1 U) R! y' c3 x/ [) O5 i7 p( p" u
自己跑過模擬後就知道了6 @! \2 J& P7 W& ^
原來功用是可以拉高threshold

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
發表於 2008-12-9 18:06:20 | 只看該作者
明白∼6 y& \: |& o! U# v; X6 a8 T
只是,这电路图没有画完吧?8 D! f% F2 o7 W+ p7 o
怎么前面一个inverter没有输出???后一个没有输入???
5#
發表於 2008-12-9 21:54:16 | 只看該作者
有没有注意到设计成3个串联的1/20,和一个1/60的NMOS有什么区别?考虑过麽?
6#
發表於 2008-12-13 21:56:06 | 只看該作者
原帖由 semico_ljj 於 2008-12-9 09:54 PM 發表 0 k+ x9 W" q- |4 L  e0 r' ?
有没有注意到设计成3个串联的1/20,和一个1/60的NMOS有什么区别?考虑过麽?
- u, o3 T8 i: u7 _% V* G0 H: H
我觉得相对单个管子,这种并联的静态功耗比较小,因为电流比较小!
" h9 a3 f9 \- p+ v* Y4 N1 p- ^, @, k' c' E3 n. c
[ 本帖最後由 Zuman 於 2008-12-13 09:57 PM 編輯 ]
7#
發表於 2008-12-13 23:43:20 | 只看該作者
有公式可知VGS=VT+sqrt(2*Id*L/(un*Cox*W))(假定工作饱和区)
4 c/ J3 C+ l9 d/ m1 e$ h三个相同的管子串联,沟道长度=3*L,这样就可以提高VGS电压,
$ _# d! |8 h2 T( r$ N/ O7 E增大管子开启电压。/ Y; y5 |; \2 Q( c  U" {
至于为什不直接采用一个管子实现的原因,我想:一方面是固然有画版图的, `6 S6 o! y: ?2 P
因素,另一方面可以看到三个管子的VGS的电压是不一样,三个
6 E  X6 E/ V2 G# y6 N* j0 @管子的导通的顺序是不同的,这样就是逐级开通,从M6到M5,再到M4,而采用& @2 W' Y) R: [# }, D6 V9 [
单个管子就不能实现这个功能,大家可以仿真一下,两种转移曲线是不一样的。
6 j  ?7 `1 f7 ~
4 L( Q6 \! Z. g6 \[ 本帖最後由 basil 於 2008-12-13 11:47 PM 編輯 ]
8#
發表於 2009-1-8 17:22:46 | 只看該作者
首先,三个mos管串联和一个管子是一样的,
7 z9 C. b+ E# ?. E0 ^2 V( O' S- `6 N至于为什么要画成三个管子,我觉得是因为foundry给的model中有限制器件的栅宽小于等于20um,这个限制在分段式模型中仿真器就会报错,为了避免仿真器报错,通常将栅宽很长的器件分成几个器件串联的形式.
9#
發表於 2009-1-9 10:09:46 | 只看該作者
为什不直接采用一个管子
10#
發表於 2009-3-24 21:14:23 | 只看該作者
同问,为何不采用一个管子??????????% s5 m  p( B7 E
}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}}
11#
發表於 2009-3-30 14:18:16 | 只看該作者
fmgay 和 basil 這二位應該回答得很清楚了~
0 |- x) c, e4 o  N  p( _  @
: \4 R1 }; H3 ^" k: {上面的二位要不要想一下 或是跑個模擬就會比較清楚了吧??
12#
發表於 2009-3-31 11:20:09 | 只看該作者
原帖由 basil 於 2008-12-13 11:43 PM 發表
6 `0 @+ z$ \8 j4 V, w有公式可知VGS=VT+sqrt(2*Id*L/(un*Cox*W))(假定工作饱和区)% L' u' z9 _6 g! X& S
三个相同的管子串联,沟道长度=3*L,这样就可以提高VGS电压,
( d8 T) d% q5 g( m4 W3 A0 Z增大管子开&#215 ...

) G4 @8 R2 R- ]* U: b) e6 ?/ O" k  Y那逐級導通 為了什么呢?有特殊的用途麼?
13#
發表於 2009-4-8 01:41:58 | 只看該作者
這樣做的意義在哪裡呢?能增加什麼嗎?阻抗嗎?這樣做輸出擺幅會掉吧?
14#
發表於 2009-4-9 06:37:07 | 只看該作者
如果只用一個MOS的話,那Length要為60um,
: C1 N) S( t' E8 E+ g7 n  b( x) D若用3個MOS的話,那Length則可為20um
- {8 C$ v: H- a) D0 g# L' b對於layout來說,因為你MOS的Length太長對於實際空間的擺放會造成其他元件擺放上不好放置的問題
6 E9 U# o5 R  W' X1 Q& j故而,通常會把很長的一個MOS拆成數個MOS的畫法- C3 ?2 J& Z" h/ n5 g% @
除此之外,在SPICE Model中,通常會有Maxmim Length的限制,使用過長的Length並不是一個好習慣. D$ x; }; W6 D
因為那會使你MOS的元件特性會落在比較極端的區域,如此一來反而會衍生出不必要未知的變數出來
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-28 04:33 AM , Processed in 0.181011 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表