Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17859|回復: 13
打印 上一主題 下一主題

[問題求助] 现代的高压ESD

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-30 22:24:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
最近要用到现代的高压ESD,有谁可以提供一些参考吗?
+ u1 M$ Z, T. x0 x因为现代那边没有提供高压的ESD rule,自己画的时候不太敢随便画,,' u' e2 [$ w7 j
希望有经验的前辈能给点建议,大致的rule可以建议一下吗?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-5-31 08:22:21 | 只看該作者
可以請問一下你所指的高壓ESD 是幾KV阿
- I2 X8 x4 i% d& t1 }% q& e可以盡量寫清楚嗎...感謝
3#
 樓主| 發表於 2007-5-31 14:14:43 | 只看該作者

.........

我想先問一下阿,平常的工作電壓是20v,那對於ESD的畫法應該也會有差吧?
9 ^2 y9 g1 f5 a8 E我的高壓是指芯片平時工作時的電壓是20v,而ESD的承載電壓,+ U3 O8 P9 ^! X: U$ x% k
是HBM2KV,MM200v,/ ?. I6 W( [) P) b' u$ _. _0 W0 E  r
如果能給我一個答復,我感激涕零,. G1 `8 F3 X" _7 Z7 z. s
但是不好意思,沒有米米的回報,因爲我的已經是負的了

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 沒關西!!歡迎發問!!

查看全部評分

4#
發表於 2007-6-1 08:56:07 | 只看該作者
其實用普通的 CMOS ESD protection 就可以唷!!
  p: f7 u( v1 @; w4 c) zPMOS/NMOS 的 diode 就可以了! 10V/per 1um width 應該就可以約列算出你所需要的 size!!
3 R4 F8 R# ^1 i再加上 VDD/GND 的 ESD Clamp circuit 應該就可以了!!) V' v2 b* j1 o/ I$ [- P
不過  大部分的人 PMOS/NMOS 的 size >=300Um,  以3KV來設計比較好唷!!
5#
 樓主| 發表於 2007-6-1 13:57:40 | 只看該作者

感謝

呵呵,謝謝版主同志,
1 t; C4 v3 T& F5 d8 y' Y  @不過不同的工藝,我是怕ESD的rule待會不滿足,
. r" o4 `. L' b: Z比如説D端contact到gate poly的距離大致怎麽來決定,
, p7 w+ f) d3 |- Q( ]- W/ OD端或者S端到guard ring 的距離我又大致可以設為多少呢?
' V5 p; H/ [+ x" M* }雙層guard ring之間的pitch又是多少,然後guard ring的diff的寬度要多少呢?! W6 m6 k( G6 M/ d
版主同志,麻煩你再告訴我一下哦
6#
發表於 2007-6-7 18:29:08 | 只看該作者

回復 #5 amanda_2008 的帖子

請您先告知大家,您要下的fab是哪家,什麼製程(process),這樣才好回答您。
; Z% H) Y5 Q0 ^! C: {每家的參數數值都不太一樣。
# H0 a/ S1 {" ]# h  L/ T$ I: g; P# S
如果您手邊有該家fab的design rule manual, 裡頭應該會有ESD design rule。
7#
發表於 2007-8-1 21:18:44 | 只看該作者
一般代工廠都有ESD rules,只要照話就好了,或是請帶工廠提供也可以。& {! d+ N+ O1 G
: W# J1 m! \5 b
source contact 照rules話就可以了,drain contact 一般約為source contact 3-5倍不等。
3 }( [6 n* x$ |6 h4 P
# X  x9 ~$ a, X( }pick up 與guard ring之diffusion約為4um,pitch 一般10-20 um 不等,以上為一般之經驗,詳細需參考foundary之 design : d3 R5 ~$ X+ M! H
guide。
8#
 樓主| 發表於 2007-8-22 21:52:22 | 只看該作者

谢谢

谢谢大家的热心答复6 }7 N( I" b( U6 `% r# [
嗬嗬,我在题目里有标说是现代的哦,
$ ^; ~1 D  Q8 P1 g* x7 o其实有时候代工厂可能没有你现在要用工艺的esd rule,
; e0 e/ E( g/ I' I$ ~所以这个时候就只能凭经验来画了
9#
發表於 2007-12-11 19:54:31 | 只看該作者
多謝!! D+ ]* R9 E. S. _1 W+ G
謝謝版主了,又了解了新知識了呢!# M$ N  r' ^2 U) ?0 L. o6 ]
扫扫盲,呵呵。
10#
發表於 2008-10-23 09:35:29 | 只看該作者
原帖由 sjhor 於 2007-6-1 08:56 AM 發表 - Q7 `: |$ q% _" z
其實用普通的 CMOS ESD protection 就可以唷!!5 U& R. H4 T! ]/ C
PMOS/NMOS 的 diode 就可以了! 10V/per 1um width 應該就可以約列算出你所需要的 size!!% }% g7 b# v! o* Q2 b0 |; j$ s
再加上 VDD/GND 的 ESD Clamp circuit 應該就可以了!!0 N2 H' V7 ^+ B  x9 P- ?; _
不過  大部分的人 PM ...

# Z0 z5 z6 x  s% c4 k' Y: z1 {- p3 J( B, V2 A2 _
"10V/per 1um width "有疑义,因为比如W=300um,L=0.5um与L=0.35um应该有很大差别吧!
11#
發表於 2008-10-23 12:23:46 | 只看該作者
如果是高壓的FDMOS,難度更高!因為這種device天生不利ESD.
12#
發表於 2009-8-5 19:50:29 | 只看該作者
原帖由 sjhor 於 2007-6-1 08:56 AM 發表 2 j4 V# ]" M' L8 ]) e: W. K
10V/per 1um width
& K" X7 A( X, E$ W" z  s1 s3 p8 h# o

1 Z) M$ W& G$ V' r2 E5 d9 z这个值是怎么来的呢?
13#
發表於 2011-7-19 12:30:31 | 只看該作者
L為最小的通道長度,一般而言,通道長度愈小,靜電放電防護電晶體的耐受度愈小。增大通道長度可使靜電放電耐受度提高。但是必須同時增大防護電晶體的寬度。如此一來便會使佈局面積增大而使成本增加。
14#
發表於 2012-7-12 12:16:35 | 只看該作者
学习学习!!!!!!!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-30 06:22 AM , Processed in 0.124015 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表