Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 6480|回復: 12
打印 上一主題 下一主題

[問題求助] wide-Swing Constant Transconductance Bias

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-2-29 20:27:42 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
不好意思  小弟想請問一下 1 P8 n1 ]. I' D! f% b3 h+ J3 Q
因為我一直無法設計到想要的參考電壓
9 G6 U' r: X2 A- U所以想請問該如何去設計這個電路
) M: B0 Q, G' _4 F' P" Q假如我要設計這個電路  我該從何著手ㄋ

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
發表於 2008-3-1 01:49:09 | 只看該作者
1.先把Q15,Q16,Q17,Q18拿掉,再把Q10,Q11,Q12,Q13,Q14,Q5拿掉& e) y$ X* U  ~) E* E9 a" r
2.想好Q7,Q6,Q4,Q3的GATE要操作的電壓,與Q7和Q8所要流過的電流
7 w+ _; B- Q; }- I4 t5 C3 l3.從Q6和Q4的GATE給理想電壓源,調整Q1-Q4,Q6-Q9,RB的size以符合2的設定
. z1 u- d9 R% p7 P' q2 L3 N  v3 v4.把Q10,Q11,Q12,Q13,Q14,Q5加回電路,調整size,使Q6和Q4的GATE符合2的設定/ m) T( `2 G& [9 X: p
5.把Q15,Q16,Q17,Q18加回電路,模擬START-UP9 y* _; V% c; b

5 ^& w; j! W) d0 w如果各位有更好的流程,歡迎提出指教

評分

參與人數 2Chipcoin +2 +5 收起 理由
stevenzhou + 5 好的答案 讓我了解電路的設計方法
monkeybad + 2 Good answer!

查看全部評分

3#
發表於 2008-3-3 13:47:54 | 只看該作者
我都是這樣調電路的; v- s+ J8 ~) b- z
先決定好你要的這四個電壓的值是多少
8 C. C: A1 z$ H, G0 [0 b再來善用.ic這個指令 把四個偏壓點定死在你要的電壓值 接著跑.op指令3 [; |; W" k3 i# h$ m5 R8 ]. M
就可以看到各個MOS有無位在saturation區域 但是因為電壓定死了 所以電流不一定會平衡
; P9 O5 G3 g9 x1 z所以就是把每顆PMOS NMOS size調整到電流能平衡 就差不多了+ e* {) A# s9 {/ G' C1 ~' E1 c
再來就把.ic指令拿掉 電壓就鬆開 直接跑.op 看看有無達到你的設計
4#
 樓主| 發表於 2008-3-3 20:14:01 | 只看該作者
謝謝blueskyinair 和monkeybad 大大詳盡的回覆
5 g, H% g. Z, Q# D小弟會再努力試試看的
5#
 樓主| 發表於 2008-3-5 11:38:58 | 只看該作者
不好意思 想再請問一個問題
( V) S0 @+ u& r$ o  r8 o假設我現在設計的偏壓比我原先需要的高一點
) a- C0 g& U  o) q9 P我可以使用電阻去分壓ㄇ
6#
發表於 2008-3-6 10:24:06 | 只看該作者
就我所知 一般給folded cascode op用的偏壓是用這種自偏壓的電路- ]  e: I0 C6 p2 X  }2 }% E% I+ E
因為兩種電路長的很像 會比較matching 對各種procces以及變動比較不受影響2 r1 S! b) H, `" |* }7 b( i
另外假如要產生參考電壓 像是ADC DAC用的比較電壓 有的是會先用bandgap產生一個VBG
2 G% w: |; _$ E5 Z然後再用OP和電阻接成負回授去做分壓來產生想要的電壓
7#
發表於 2008-3-6 22:13:19 | 只看該作者
原帖由 monkeybad 於 2008-3-6 10:24 AM 發表 / E8 a& L3 t$ A" t7 W
就我所知 一般給folded cascode op用的偏壓是用這種自偏壓的電路2 u5 i( t# P1 h/ R# D/ s
因為兩種電路長的很像 會比較matching 對各種procces以及變動比較不受影響/ p; j8 n4 b# Q  t+ e4 `
另外假如要產生參考電壓 像是ADC DAC用的比較電壓 有的是會先用bandgap產 ...

5 l; g1 O* }3 `/ Q; j6 f1 A8 R( I  v+ ]& `5 W
如果是 folded cascode opamp, 剛好電路中也有 bandgap 的話,我會用 bandgap+cascode bias 電路產生電流(假設每一路都是10uA)
( b/ m5 z: J! G+ O3 Q4 Z; @$ }再看 folded cascode opamp 每一路所需要的電流量,用 mirror 的方式一級一級 mirror 過去。
0 M! }& }1 B6 ~  M8 u0 z+ l" c% m" K( ^; h8 l0 K* {* [) ?
因為電流可以流比較遠,不像電壓那樣的敏感。

評分

參與人數 1Chipcoin +2 收起 理由
monkeybad + 2 多謝補充!

查看全部評分

8#
發表於 2008-3-7 16:42:41 | 只看該作者
用算的, 先設定你預設的偏流, 再利用元件參數算出對應Size, : w% |  i9 M8 F+ d% G
2nd~3rd order effect 由simualtor幫你cover即可.6 ~8 M' L& _% J3 [6 Q$ H
重要的是此電路你要知道期望的gm值為何.
9#
發表於 2008-3-10 01:55:55 | 只看該作者
如果我沒記錯的話,網路上好像有人的作業就有% J  t& P8 C+ n- v
敘述如何設計,你可以下載來看看,希望你不是也要
" F  Y7 {9 d4 v, R# H, _  R繳作業的,又同班的話,那就= =||||
10#
 樓主| 發表於 2008-3-11 14:00:35 | 只看該作者
謝謝大家熱心的回答我的問題  基本上我已經達到需要的需求了  感謝大家
11#
發表於 2008-3-11 20:03:59 | 只看該作者
這不是Johns Martin裡面的範例說明嗎???
9 p0 b; W) V* }; y  w+ ^課本解的還蠻詳細的ㄚ....可參考看看...
12#
發表於 2008-3-15 18:41:59 | 只看該作者

回復 3# 的帖子

我是類比菜鳥
" r% H1 U7 w0 k0 r3 h- P看到大家的討論   覺得自已懂的真的好少哦
# B: Y# n$ |+ b; [7 Z) T, fanyway 還是謝謝大家提供這些寶貴的經驗跟知識! Z) \! f; U2 Z! i3 V' A
希望有朝一日我也有這種能力可以分享我的知識  XD
13#
發表於 2008-4-18 12:21:30 | 只看該作者

請教各位大大

請教各位大大2 q6 h1 }9 _: j& a5 [) w" ]
因為小弟是類比設計的新手" g: y- F5 \$ C3 S* g
像各位大大上面的討論; X1 m% M* ?1 W
對電路設計的流程都有清楚的方法
0 U' _% D1 U) G不知道這些步驟是有一定的流程
: u; u0 E! Y9 s6 {' v7 e或是這就是大家經驗所得出來的呢??
9 v, u# C2 Z' }: V  [- n該從哪邊增加設計流程的知識呢??' {& z9 s. p) F2 K5 P
因為書上都是直接把一個架構寫出來$ s1 G9 ~; g+ c, Z: `9 ?
好像比較少是一步一步設計的步驟% Q" k9 [' @- F! z
不知道大家都怎麼樣設計的呢??
7 `, m  \. g' E, z1 u4 s$ B: R" X可否給小弟一些建議呢??/ ]  d( o$ K9 j4 X/ x& R7 }
感恩~~^^
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-2 06:19 PM , Processed in 0.128516 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表