Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5957|回復: 8
打印 上一主題 下一主題

[問題求助] 關於delay line

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-9-13 12:11:40 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
目前想要設計delaycell 的延遲可以在1u sec 左右,但我怎麼試都是在幾n sec,請問我要如何設計才可達到我的需求,或者我可以從哪個方面去search,使我能夠製造出造出足夠長的delay cell?

評分

參與人數 1 +3 收起 理由
monkeybad + 3 好問題要好答案!

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-9-13 19:00:19 | 只看該作者
以後請先爬文!!+ R' V1 K& C5 H  v$ }6 ?

6 C4 ^, O* q; V不過  可以參考以下的連結!!  希望對你有幫助唷!!# p6 k' V7 e# g$ ~
8 J8 }1 |* T5 F6 q' F% k9 V
http://www.chip123.com/phpBB/vie ... &extra=page%3D2
3#
發表於 2007-9-13 20:14:38 | 只看該作者
以一般的 delay cell 要做到 1us 可能不太容易...2 ?2 N4 l3 E" e, A- h
一般 STDCELL 提供的大概都是 1ns 與 2ns, 以前做過 delay 30ns 的就串了四五級..) e7 J; j# N0 j6 W0 @
要 1us 大概只能用串接的, 一方面要占用不小面積, 另一方面誤差可能不會太小...
' G* n/ B% W: y' ?1 y; p4 H看 foundry 的 spec 那種基本的 delay cell 在 best 跟 worst 跟 typical 的相較可能$ K1 v( T% d/ ~
就會有 20%~30% 的差距, 電壓範圍再大一點差到 50% 的也有...如果要拿那種的$ d9 G: u) {6 S, k) r
來兜, 這點要注意一下...

評分

參與人數 1Chipcoin +5 +5 收起 理由
monkeybad + 5 + 5 交流分享心得!

查看全部評分

4#
 樓主| 發表於 2007-9-14 11:14:21 | 只看該作者
因為在paper上有看過有人使用delay time 來決定power ic中切換psm的週期大小,而他的切換頻率為1MHZ,而他的delay cell 也是蠻簡單的兩個inverter接一起,但他卻有辦法每個delay cell延遲1us左右,而就我所知可以從降低電流或每極輸出並聯電容來增加delay time,不過好像也都在幾ns,所以才有疑問他是如何延遲這麼久,希望可以解決這個疑問? 謝謝
5#
發表於 2007-9-15 06:18:48 | 只看該作者
在 intermediate node 掛上 cap 吧,用簡單的 moscap 即可,在業界的確是有這樣的用法。
% E! K6 G0 c4 \: s9 M! }
1 @0 n' a! @! P* R# N. @不知道你的 delay cell 有沒有 current limiter (sink),如果有的話,改變 bias 電壓即可改變 Tpd,也就是上面說的降低電流。
: z: F% m% E' ]/ E6 }
4 K8 u, q7 l" h3 M; F* h# r* x若把 current limiter bias 在接近 vt 的區域,甚至進入 subthreshold,應該可以得到你想要的結果。

評分

參與人數 1Chipcoin +3 收起 理由
sjhor + 3 Good answer!

查看全部評分

6#
發表於 2007-9-23 16:28:03 | 只看該作者
如果真的要很準的1u sec,可以用線路解決
3 z( c0 x; u0 D=>使用shift register ..... clock 用 1M Hz- C/ v* ]0 m! p; G
# ?) E8 }- t$ p6 Q
如果不是非常care , 用 RC delay0 j! ~  V1 l) k1 `' J2 T6 U  T
=> IT=CV ,自行算出想要的delay time( Q4 ^$ ?% N5 a
不過有點風險,誤差值可能蠻高的

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

7#
發表於 2007-9-23 18:52:50 | 只看該作者
一般delay time主要由RC決定,所以如果要增加delay time,可以加大寄生電容,或直接串並電容,如果是在IC設計中,可加大MOS的L值,可增加R也可增加C。
8#
發表於 2007-9-28 09:11:25 | 只看該作者
for power ic, i dont think he cares too much about the accuracy of the delay, so rc and changing bias current both make sense
9#
發表於 2007-9-28 17:05:46 | 只看該作者
因為在paper上有看過有人使用delay time 來決定power ic中切換psm的週期大小, n! I4 f$ y6 e& M9 k

" d: w& l2 S( |5 i6 b; b( I=>"psm" 應該是PWM吧* E* C7 R' t$ Z& G; D' ?

$ R1 u+ M0 p! Y1 l% Ndelay time可能是示意圖吧 用inv做delay要到1us可能有點困難
! w9 @  g; B2 b* u# K* c建議可以用comparator來達成 comparator一端用一個電流源去充一個電容 另一端用一個參考電壓作比較+ @% H5 R1 K- W8 Y" @! a
comparator切換後 在把充電電容的電荷放掉 重新reset 如此產生一週期性的clock2 \% m- {0 b8 G( c3 Y, T3 I) }
調整充電電流或是電容 就可以產生比較久的delay time( n) C8 m6 ~8 B/ {4 W
詳細的電路可以去找一些有關pwm的碩士論文 應該都有
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-26 12:21 PM , Processed in 0.172010 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表