|
LMK00334 與 LMK00338 的主要特性與優勢:
# p$ g% \2 q9 Q• 業界最低的附加抖動:100 MHz (PCIe 3.0) 下 30 fs、12KHz 至 20 MHz (HCSL 在 156.25 MHz) 下 86fs,設計人員能夠更加高度彈性地針對整個鏈路進行定時預算分配;
$ v' o2 I! v' c3 @# v• 優異的雜訊抑制:100MHz 下 -75dBc 的高電源抑制比 (PSRR) 可提供比同類元件更好的抖動效能及雜訊抗擾度,實現穩健的訊號完整性;9 J% |% v. U! S5 e" q( ~0 T
• 高度靈活的通用輸入端:2 組通用輸入工作頻率高達 400 MHz,並相容於任何輸入類型,包括 CML、LVPECL、LVDS、SSTL、HSTL、HCSL 或單端時脈及晶體振盪器;
- P( F, x g: s0 G E, T1 F• 簡單易用:接腳模式控制有助於系統設計人員便捷地開關單個輸出組。: h1 i* [; Z' k5 W
. [( a2 {2 P5 {5 F1 d. C
LMK00334 及 LMK00338 能夠與CDCM9102 及 CDCM6208 PCIe 時脈產生器相結合,建立高效能叢集樹狀解決方案。TI 時脈分配及扇出緩衝器可為叢集樹狀設計人員提供支援各種通訊、網絡、工業及消費類應用所需的高彈性、高效能以及各種進階特性。) H f3 {$ \' f& J- {6 R
* P& Y& ?( y5 e" e! x; g4 o
工具與支援% l/ t0 s" t, E# ]# o3 b, [5 |5 L
工程師可透過使用 TI WEBENCH® 時脈架構工具加速 LMK00334 與 LMK00338 的叢集樹狀設計。它是業界首款定時設計工具,可透過詳盡的元件資料庫推薦和模擬系統叢集樹狀解決方案。它不僅支援鎖相迴路 (PLL) 濾波器設計,而且還能夠模擬輸出時脈的相位雜訊。此外,該工具還能夠模擬完整叢集樹狀的端對端抖動效能。 ^8 V/ m: f6 G, c; S6 p! L
! e5 n( w7 q8 I! B9 |LMK00334 與 LMK00338 都可採用 LMK00338 評估模組 (EVM) 來驗證功能及效能規範。此外,TI 還為 LMK00334 與 LMK00338 提供了 IBIS 模擬模型。
* P! ?* L" y: b( W2 I* C9 g+ u( E2 `* B8 ~5 z0 I0 n* @" X3 U
德州儀器另在TI E2E™社群的時脈與計時器論壇上提供了線上支援,可為工程師帶來更多的技術支援,在這裡他們能夠與同行工程師及 TI 專家互動交流,搜尋解決方案、獲得幫助、共用知識並幫助解決技術難題。/ k8 S h' J) ~
! E% t3 f* p$ [6 \) W
供貨情況與封裝) i. r. N8 T' w9 F, h4 w
採用 5 mm × 5 mm 、32 接腳 WQFN 封裝的 LMK00334 現已開始供貨,每千顆單位建議零售價為 1.2 美元。同步供貨的還有採用 6 mm× 6 mm 、40 接腳 WQFN 封裝的 LMK00338,每千顆單位建議零售價為 1.8 美元。 |
|