|
CEVA推出MUST™多內核系統技術,為CEVA-XC DSP架構框架增添向量浮點功能- g- f- D, W8 C
進一步豐富了架構框架功能,提供完全的ARM® AXI4規範支援、AMBA 4 ACE快取記憶體相干性和各種用於無線應用的優化緊耦合之擴展
, G# Z3 c8 p3 L' v0 ^) k& b
, d3 V# s4 {8 D/ Z% U5 B1 }4 S全球領先的矽產品智慧財產權(SIP)平臺解決方案和數位訊號處理器(DSP)內核授權廠商CEVA公司發佈一系列先進處理器和多內核技術,進一步提升用於包括無線終端、室外小型基地台(small cell)、接入點、地鐵和大型基地台(macro base-station)等高性能無線應用的CEVA-XC DSP架構框架。新的加強特性包括全面的多內核特性、高輸送量向量浮點處理和一整套提供高功效硬體-軟體分隔(hardware-software partitioning)的輔助處理器引擎。CEVA與領先的OEM廠商、無線半導體廠商和IP合作夥伴密切合作,定義和優化了這些技術。4 @% {, J$ g" y; {. b
4 t4 u6 {8 |. r# n, i市場分析機構The Linley Group高級分析師J. Scott Gardner表示:“除了在無線基帶設計中提升性能並降低成本和功耗之外,新的CEVA-XC架構之性能提升為SoC設計人員提供了一種全面性的環境,以便在多內核設計中開發和優化高速資料流。而且,使用ARM最新的互連和相干性協議(coherency protocol),以及先進的自動資料通信管理器,動態調度軟體框架,使得CEVA成為現今唯一可提供如此廣泛多內核DSP-based SoC支援的DSP授權許可廠商。在結合了向量浮點支援和廣泛的輔助處理器引擎之後,CEVA-XC架構框架包含了用於各種使用者設備和基礎設施應用的所有基本之DSP平臺元件。”
8 x' ~# ?4 n& g, S: P* P) @3 i' B$ C$ g. ?
MUST™ - 先進多內核系統技術, T# M, a) ^) J
4 w# X9 R4 f8 m
CEVA的MUST™是一種基於快取記憶體的多內核系統技術,帶有先進的快取記憶體相干性、資源分享和資料管理支援。最初用於CEVA-XC的MUST™支援在對稱的多處理或非對稱的多處理系統架構中整合多個CEVA-XC DSP內核,以及廣泛的多內核DSP處理專用技術。這些技術包括:
( s2 B+ t4 k) F e
; l( {; B! J! n• 使用分享任務庫的動態調度 5 k6 G2 l4 e' ^' p: J' X6 h
• 通過軟體定義的基於硬體事件調度
& H( U! X* \1 c$ y• 任務和資料驅動分享資源管理
0 O. e4 y% L3 _9 s• 帶有完全的快取記憶體相干性之先進記憶體層次結構支援
/ o R+ u z/ h' H9 A• 無軟體干涉的先進自動控制資料通信管理,以及, h0 }+ A( ?. C3 W* u+ ^% I0 x" ^' v6 U
• 基於任務評價(task-awareness)的專用優先區分方案 |
|