Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 32660|回復: 19
打印 上一主題 下一主題

[問題求助] ESD Layout Rules

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-14 00:54:52 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教 為何考慮ESD的MOS
. S1 D0 O& t; c# o) r% K5 v, L' v0 Q
& _# j0 n7 A/ r5 _8 X/ A1 x它的drain 跟source要畫的特別大
; f0 f% D, S5 l- `" A8 h* N
! V8 ~2 `- R- C+ K# S2 m+ Q! l如果PADs 進來是直接看到電阻4 j, b3 \4 Y, c
0 w) h* C4 ~! l1 |4 p- \
如poly diffusion or nWell 的話
  \4 N' \3 ]. a7 u; B$ r$ ?) r2 X3 c# y
ESD又各該如何考量, width要畫大一點嗎?" M4 @9 _9 |7 Y/ U

/ \: s+ Z: {, B; l煩請前輩賜教

評分

參與人數 1感謝 +3 收起 理由
crystal_blue + 3 有深度的問題,發人省思

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂3 踩 分享分享
2#
發表於 2010-5-14 10:12:38 | 只看該作者
ESD的CELL是提供ESD測量或發生時去產生一個電流需洩的路徑,所以即使你從PAD看進去是看到電阻,你還是需要ESD的CELL。而電阻的作用是在保護你從PAD看進去的東西。
3#
 樓主| 發表於 2010-5-14 12:03:28 | 只看該作者
回復 2# samgu
2 _3 X' y2 |' g0 ?7 g& Q& S7 U, z8 I% R6 I
感謝samgu 的回應
; L" R6 v! N# `" }; }3 v! V) O& I$ P1 n* I& C! a: i
一般ESD CELL就是用MOS Diode來做ESD防護8 P3 d5 d% o4 l
7 g! i; a6 w. s) ?8 O4 [
我的問題就是 為什麼這個MOS的 Source 與 Drain的要比較大
, e1 A, d. |% g* J6 s# Q  p" M0 W* n/ g3 p
而且Drain端 會比Source端大! t' S! Q0 g+ O  B! x- \8 v

+ D. e% E$ [' z, H' B2 @另外 在ESD stress路徑上的電阻 又該如何考量layout?
4#
發表於 2010-5-14 15:01:16 | 只看該作者
這個問題需要先從MOS的結構說明,因為現今CMOS一般為LDD的架構,而此架構會在 MOS的 drain and source端產生一個尖端(看剖面圖即可了解),當ESD發生時電荷會聚集在這個尖端並造成放電,結果就會將5 k# x* l; h5 M1 f: N
GATE打穿,所以未了避免這種情況發生,在最不讓費成本的情況下就是將Drain與gate的距離拉開

評分

參與人數 1感謝 +2 收起 理由
crystal_blue + 2 有用的資訊

查看全部評分

5#
 樓主| 發表於 2010-5-15 01:03:54 | 只看該作者
了解...  另外想問 . U0 v  M" y3 h0 h5 T
MOS的Poly 是長在Thin Oxide上2 ^) ?* G8 e) U8 [' e$ u7 T( \

5 Q1 N6 [/ i1 g( M: H1.那不在 diffusion上面的Poly (如Poly電阻) 是不是長在Thick Oxide上呢?
, w* l( y/ L. Y9 y+ v+ Z# Q0 C( n- Q5 T& O+ C3 B' U2 I9 M
如果ESD stress 會經過一個電阻9 J! B1 N7 B1 Z' l& E

* [  b8 O! ]& G& ]" {: X6 `2. 那這個電阻使用n+ type 會不會比poly 還要好?
6#
發表於 2010-5-15 11:01:33 | 只看該作者
如果MOS不在Thin Oxide上的話應該是在FOX上。
7#
發表於 2010-5-19 21:03:28 | 只看該作者
学习了 谢谢各位的分析
8#
發表於 2011-4-1 18:28:22 | 只看該作者
直接和body相接的端點不需做ESD rule. 所以source 端通常不需要.但是也有些電路 S / D 與sub接不同點,此時兩端都要 follow ESD rule.
9#
發表於 2011-5-30 20:39:42 | 只看該作者
MOS元件在汲極(Drain)端到金屬矽化物擴散層分隔的寛度。目的是要確保汲極雜散串聯電阻足夠大到能阻擋靜電放電的衝擊不會擊穿氧化層而導通到最高或最低電位的基體接點(Bulk contact)。
10#
發表於 2011-6-8 10:00:59 | 只看該作者
又学习了。。。。。。。。。。
11#
發表於 2011-7-29 20:47:32 | 只看該作者
學習了..
$ Y. Q2 K4 M( M+ F3 t# \1 W$ v感謝分享
! g7 a) s" U" s- p# ]' l  q  `# e3 R- p# vLayout真的好多要注意
12#
發表於 2011-11-2 10:46:47 | 只看該作者
ESD在layout上算是重要的一環,$ w( R- s0 o! h( @5 I; K8 Z% |* M
感謝大大的分享~
13#
發表於 2011-11-17 02:13:13 | 只看該作者
有源区的PLOY是长在thin oxide  不是有源区的 都是在FOX上面 所以不必担心击穿问题
14#
發表於 2011-11-18 11:17:01 | 只看該作者
感謝大大分享,剛好要用到,3Q~
15#
發表於 2011-12-7 17:08:19 | 只看該作者
话说,drain离栅极远还有一个原因是增大镇流电阻,让Drain下方的电流更加分散,从而提高MOS的ESD能力的哇。
16#
發表於 2011-12-30 17:21:49 | 只看該作者
謝謝你啦~受益良多阿~感謝大大無私地分享
17#
發表於 2012-1-8 21:57:42 | 只看該作者
一直對ESD的LAYOUT不是很熟悉喔~1 V4 \) y- b- E/ u  \2 Q
感謝各位的經驗分享~+ B+ V& T, z# C# S5 L2 ^
對小弟受用無窮~
18#
發表於 2012-2-3 19:19:51 | 只看該作者
這個問題需要先從MOS的結構說明,因為現今CMOS一般為LDD的架構,而此架構會在 MOS的 drain and source端產 ...: O% Z" e0 R- ~. p& x0 w
samgu 發表於 2010-5-14 03:01 PM
) g' W1 Y* f, k9 U! y& @+ }
) F* ?% k* j, {# f1 s; I- u
- @; P, f8 C$ ~, P
大大您好!請問LDD的架構為何,可以為小弟解釋一下嗎?謝謝!
19#
發表於 2013-5-1 17:24:09 | 只看該作者
最近工作一直遇到 IC ESD Fail 的問題,這些資訊對小弟有很大的幫助~感謝各位板友的經驗分享
20#
發表於 2013-6-6 12:56:52 | 只看該作者
pad越大,阻抗越小喔~~~~~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-24 07:26 PM , Processed in 0.134017 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表