|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
4 t0 Q# B( z4 I; `" }
! `: P+ B0 k4 |! p. ]0 V我有看過一篇paper模擬 LDO 的PSR (power supply rejection): V; F P" d E- i5 s3 G' m
跟OP的PSRR 不太依樣
2 F, c- ^+ _5 E2 Q主要是差在PSR = Avdd = vout/Vdd' h& J7 T" g( R6 F" K& u
PSRR= Ad/Avdd" }: I2 G9 Z% g7 Z
看他的定義是什麼 Q$ E( w- o0 H. O, A
有些電路並沒有像OP輸入端的增益Ad0 C4 v) i1 n7 h$ x
例如 LDO , Bandgap ..等" F* R& I" `* g+ N4 P6 Q+ S
所以只能測量 其power supply rejection (PSR)0 b6 \, j8 a7 j6 r
電路測試方法跟上述是一樣的
f& ~: x6 ~6 h: _3 [$ L n$ |! h( @/ a, X
vcc vcc gnd 1.8 ac 1# h9 ~. j# |& z4 j( s6 R
.ac dec 500 0.01 200meg
7 F# E3 X; f8 t0 z( s.probe ac vdb(vref) |
|