|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯 9 X/ B2 A+ c4 p. O! D
: n( {, O, k: u& ~1 v" S6 G我有看過一篇paper模擬 LDO 的PSR (power supply rejection)( P+ U+ ?( L3 l5 x
跟OP的PSRR 不太依樣
' \0 D! L% D6 E6 p4 K. F8 n主要是差在PSR = Avdd = vout/Vdd' B- i& C) P3 H0 |6 h- W
PSRR= Ad/Avdd [" |5 {' I) ~' j# f1 b
看他的定義是什麼
$ U$ m; h8 ~! Z( \有些電路並沒有像OP輸入端的增益Ad! E9 M6 [! ^' O' \1 m6 X
例如 LDO , Bandgap ..等
, I; A8 e- ]6 ]0 M$ r所以只能測量 其power supply rejection (PSR)
+ a/ c. [5 W2 A電路測試方法跟上述是一樣的8 D( o: N2 b+ }" V; U
! R: S$ d5 [/ r, z& g" j& I' M
vcc vcc gnd 1.8 ac 1
, l' D0 W. n" f4 @% N.ac dec 500 0.01 200meg4 o! s( p8 z& c- h0 X
.probe ac vdb(vref) |
|