|
本帖最後由 camby0816 於 2010-8-12 01:23 PM 編輯
& s2 ?& _. c. e# D1 J5 J( F$ T0 S- f
我有看過一篇paper模擬 LDO 的PSR (power supply rejection)
, b3 ]4 W( P& h0 i+ O. Z跟OP的PSRR 不太依樣
/ i2 H/ j1 X6 o2 `: E5 i% L, |主要是差在PSR = Avdd = vout/Vdd
( K0 }5 C( e/ e" G1 n: I b PSRR= Ad/Avdd& P" c4 b* N& I e5 E
看他的定義是什麼( L( A6 X. p/ I
有些電路並沒有像OP輸入端的增益Ad
+ P- k- W7 `& X* i例如 LDO , Bandgap ..等
) T; l d2 X0 F- K( J- x& g% O6 ? @所以只能測量 其power supply rejection (PSR)
, _' T8 u M8 i( C$ I& S電路測試方法跟上述是一樣的+ Q* e$ w5 f4 f4 L7 H9 k1 V3 V1 G
1 @: H& y0 s, Ivcc vcc gnd 1.8 ac 1
6 g0 H) z e9 @! e) ].ac dec 500 0.01 200meg
) @2 o; D' c; O. C8 p.probe ac vdb(vref) |
|