Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5200|回復: 2
打印 上一主題 下一主題

[問題求助] 關於南科的邏輯分析儀Agilent 16903A

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-8-13 15:31:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問若是我的flash adc的output buffer是使用open drain雙端輸出
5 |; k6 [  P& _2 n6 }& Q+ y, q/ d0 qopen drain的外接電阻應該估計多少(100歐姆或是500歐姆)
# o# V* C0 Z7 i# L還有這台Agilent 16903A 可以判斷出差動訊號嗎?
( _' E) ?6 s, }$ `! X以下儀器資料摘自CIC網頁4 x4 T; ^+ s' R" v% |9 E/ k
Logic  Analyzer:  Agilent  16903A, s' M) Y9 f0 C3 Y" A% P6 _3 N
Logic  analyzer  module:16760A- \4 D2 S2 m4 V$ Q; j! \: v2 _
Channels:  34
" k! y& U) G4 E8 [) z- `! dMaximum  state  rate  (half  channel):  800MHz1 R- T# D. K& g) e% O! A3 l
Memory  depth:  64M
) {) s. {0 a1 B) ]Maximum  date  rate:1.5  Gb/s) B# m  e; d" l* L) ]) \: ?
Support  single-ended  and  differential  signals
5 J% s8 G9 @' p. H/ HPattern  generation  module:  16720A
$ _1 C) H* q; @( y3 w* z% r3 B5 bChannels:  48
/ Z1 [( O, ]0 |$ [) vMaximum  clock  (half  channel):  300MHz( C+ r( [5 k2 P. g
Memory  depth:  8M
. u5 ^/ v, t' y" T( ?+ JLogic  levels  supported:  1.8V,  2.5V,  3.3V
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-8-21 10:04:53 | 只看該作者
南科詢問的結果是可以使用open drain的差動輸出
8 w, t1 f8 ?( |/ v3 F不過還是不懂為何論文上不用inverter而要用open drain當output buffer
3#
 樓主| 發表於 2009-12-23 15:06:05 | 只看該作者
請問有人知道模擬adc若使用matlab& K0 n0 O. Y: X
要如何寫才可以使模擬結果接近量測的方式
3 h6 ~+ _5 l; r! j1 W5 E  b因為我發現寫法不同結果差很多
# L6 @+ Q% x+ s1 H, r: x2 p取的點數不同也會差很大+ L) c7 q5 R. t7 |$ j
請問應該取多少點才算準確又有效率呢
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-1 12:57 PM , Processed in 0.115014 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表