Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11130|回復: 7
打印 上一主題 下一主題

[問題求助] 有關Layout的問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-8-4 14:59:19 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟因為電路設計圖上每個NMOS的substrate
/ X9 b7 l/ o, d8 a9 F不是連接同一端點,Layout要如何畫
) ]4 u) S9 l" {7 l. w4 D是要在每個NMOS上畫P-WELL將NMOS隔開嗎?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-8-5 14:28:59 | 只看該作者
一般來說,我們只用到n-well這層,n-well圈起來後,內部是n-well/ R. e" w9 [1 j8 D: d1 W: ^
外部就是p-well,而nmos通常都在p-well內.
9 I+ h1 @7 g# T& T, G; Y" q2 |你說的不知道是不是native device,如果是tsmc我記得還要1 X4 F* ^$ x% F5 n0 C
加ntn這層,詳細情形可參考lvs的command file,表頭會有一
7 T, T* |8 k" a! l些特殊元件的描述,告訴你該加什麼.或是design rule pdk去參考.
3#
發表於 2008-8-5 23:14:29 | 只看該作者

回復 1# 的帖子

基本上要先知道您所使用製程,# u  d# Y3 D5 T8 j2 D. w# C  ^
不同的製程所能提供的元件也不同,( b% w0 v: x- C6 E& s+ M* U* x2 w! `
比較基本的製程會是共底的,
& o9 s2 n- n0 D- o3 c也就是NMOS的substrate必須接同電位.
4#
發表於 2008-8-6 01:17:56 | 只看該作者
看一下design rule有沒iso nmos,有的話就照著畫囉。
5#
發表於 2008-8-6 10:22:09 | 只看該作者
看你ㄉ 製程
# d; M& x- P; F5 p* N$ VPMOS ㄉ body 在 NWELL 中 : o6 ?1 e8 f6 F9 w; ^: y; H) {
n+ diff2 C3 U' k( C% b' s9 T1 a
! U1 I! Y1 V5 H( z* _2 ]+ V- V$ s' b3 {
NMOS ㄉ body 在 PWELL 中% m9 U1 C, d4 e
p+ diff ( v. S7 g0 E6 |) W/ Z7 p

7 A' ~) m/ q  P2 x如果每各NMOS ㄉ body 都分開/ P/ \3 M5 a8 x
那代表 PWELL 都要分開
6#
發表於 2008-8-9 00:59:17 | 只看該作者
其實這個問題會比較痲煩,尤其是你有VSS,GND,AGND什么多個不同地電位接到SUB上的時候,雖然實際上,由于工藝限製,他們最終總會連接到一起,但是出于信號雜訊隔離等等目的,LVS和LAYOUT上還是要求區分開來.
+ ]/ g& L7 ?1 R  ^  F5 k; Z
1 Y9 C0 c, C4 p, K9 }2 |用NWELL圈起來恐怕不行,如果妳是環狀的,SUB在WELL下還是連接到一起的,依然會提示SOFT CONNECT,SHORT錯誤,不過這樣做對隔離雜訊是有益的..如果妳是整個覆蓋一層NWELL,那你就沒辦法做NMOS了(指的是常見的PSUB MOS製程)...7 d8 z" S* Y8 R2 r1 k5 @
在臺電的製程下,lvs command文件中,好像定義了一個類似PSUB2這樣的層,用于專門針對不同ground to sub情況下來在邏輯上分割psub區域.如果是TSMC的,那可以用這個層來把MOS圈起來,就沒問題了.% E( L, K( A6 h  q. W* b: |

0 G2 B' `# I  K1 `- m, m如果你是其他Fab的製程,可能就比較痲煩了,可以請FAB支持人員提供多Ground的lvs文件,如果不能獲得支持的話,可以自己脩改lvs COMMAND文件,只需要做一個將普通PSUB分離出來的DUMMY layer 就可以了,calibre應按沒有什么問題,如果你用的是dracula的話,要註意的是要修改下connect的definition.你可以把sub 和sub2看作2个没有连接关系的sub来修改,也可以做一个虚拟的,类似与NTAP的層,把sub放在NTAP(sub2)中,我比较倾向于后面的方法,因为感觉这样修改的内容比较少,而通常的lvs文件都是從PSUB,NWELL开始定义层次逻辑的,所以前者要变动的较多.其他的方法還没有尝试过.9 q3 Q- q' @1 Z+ H
/ K, h: G/ R2 C0 j
这个只是我的理解,可能有误,只做參靠.  C3 d+ a3 J2 @/ O1 \# g3 @

# ?, b* u) {' |GOOD LUCK ! SINCERELY
7#
發表於 2008-8-11 07:36:07 | 只看該作者

有關Layout的問題

要問RD有幾種電位' p  ^$ w3 d# y) x% j
假如確定IC只吃ㄧ組電位 (VDD&GND)% Y2 T( g5 _# |. v1 k0 t& V$ d
那就可以專心研究製程的P-WELL畫法* v& C1 C4 L' j1 H  Q6 J' H
特殊元件有特殊的畫法要看DESIGN RULE4 j! Q) h: g& G  b+ n
都不確定用問的 經理或LEADER
  j6 s2 m: H5 m" b; E: P, T不要死稱裝會
8#
發表於 2008-8-14 15:39:21 | 只看該作者

我想问下你

你们能用deep N well吗?只有PWELL吗?电路不能改吗 ?这样画会很浪费面积,可以和designer沟通一下。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-23 12:36 AM , Processed in 0.162009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表