Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17140|回復: 10
打印 上一主題 下一主題

[問題求助] 請教設計OP的一些問題!!

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2010-6-8 01:04:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位賢拜:
: U/ X- z4 g, n1 w/ n8 e2 p/ D          我是進入類比IC設計這領域的新手,不好意思問一些基礎的設計OP問題
% D) P4 q5 C  N7 N     我已看了關於Allen的書OP的設計。還是有一些設計瓶頸很難突破,讓自己不知如何下手開始設計!!9 p4 Q3 }2 z0 x* h% Z: [3 f/ e* x
    關於Allen書上的例題,他都是先已經給予一些已知設計規格,所以從解答照著步驟看下來很順。但是當我們自己拿起電路要設計起two-stage op時,卻因為沒有已知規格 如:SR,ICMR等。所以書上它所帶入的一些公式,卻卡住。" Z" A& q) h* X5 E1 T7 l
    如果以小弟所附上的two-stage電路圖為例子(Vthn=0.6V ,Vthp=-0.8V),請問一下問題。/ s. q$ ~8 \, W8 A
問題1:想請問ICMR(也就是Vinmax,Vinmin)要怎麼決定出??; _0 F6 f( x5 U7 O4 E. o. \
      我的想法是這樣,不知道是對或錯?) Z1 n1 i) j4 d3 V2 b0 V2 a
     (1)Vin-(VDD-VSD5(sat))<Vtp 與(2)VIN-(VSS+VGS3)>Vtp來決定出。
- c" X7 O( x) C            但目前問題卡住的地方就是如何知道 VSD(sat)與VGS3的值是多少??: p& Y& |- ?. u( z6 d/ z7 W
         我目前是想說VGS3>0.7所以VGS3取0.8V,而VSD5(sat)=<VSG5+Vthp而VGS5<Vthp,所以VGS5取-0.9V,
4 c# s8 V$ O' ~$ j  l* ?+ K, R; x' u         所以就是VSD5(S)=<0.9-0.8,所以VSD5(sat)取0.1V,不知道這樣對不對????
% k$ A5 o6 ?: ?. s      (2)Vout的範圍是要如何決定出???
8 v  J  i1 U1 |3 Q    (3)書中有到一句話,我看的不是很懂,即"如果不知道扭轉速率(SR)的大小,我們可以根據穩定時間(Settling Time)來決定SR的值,這個值大約為穩定時間的十倍快,  並假設輸出扭轉為供應的一半"??
/ ]$ g- B* O! B: _& p( Y2 ^! f    意思是說1.Settling Time=1us,則SR=0.1us嗎??(SR單位不是V/us) 感覺怪怪的。 2 L% e! s& f+ B" x! S8 P; f) N- ^1 n; F
                2."輸出扭轉為供應的一半"這指的是什麼意思??

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂15 踩 分享分享
2#
發表於 2010-6-11 00:34:51 | 只看該作者
我也是初學者
+ t5 [0 |6 P6 {9 {2 F) k7 A# l/ u( n9 o
我說說我的看法
+ J+ g" D3 m5 m; ^, L" r  |7 ]3 K4 E+ [, L6 t( n. W
(1)我也是這樣算的所以沒錯吧。VSD(sat)就是Simth講的Overdrive-Voltage
# G1 Z0 B6 e! F4 t# Q- [) G& Z
! _+ i  d7 R7 {: z這個值一般是0.1~0.3都有,值越小增益越容易做高,當然,會跟頻寬互相限制。* B& Q  e8 G" y& E7 p8 c1 {% I
6 q' l0 `( o4 {7 ]% h7 y
而且每顆電晶體依照它需要貢獻給電路的特性不同,它的Overdrive也會不同。
; E! p* m) k2 {) m! F+ w6 }& i9 ]1 I2 _' C% I
(2)以Two-stage來講的話,我都會把Vout的DC電壓盡量設計成0V,減少System-Offset。
) ~+ @! h, f( G) L( h7 C! y  _
/ `- X& g, ]% w( D5 [5 [5 h而且因為大的VDS會拉高ro,所以增益也會拉高。4 T. h3 M: M3 C$ q
- g  B* o. J/ h: Y& [( C. ~
Vout範圍的話我都是抓VDD-VSD6(sat)<=Vout<=VSS+VDS7(sat),但實際模擬會超過這個值。7 ~( U% t/ |) F
& S, ~7 l4 l2 D/ [
(3) 1. 十倍快應該是Settling Time=1us,則SR=10V/us1 p/ }7 P- ?5 Y+ Z" d, L# `5 J
4 u# V; o. T0 S8 a7 D
     2. 這個意思應該是說,輸出電壓的擺幅是供應電壓的一半。比如說,VDD=2V、VSS=-2V,$ n* S" S2 r  k$ U/ n! D. ?
            那Vout的swing就是-1V~+1V,其實就是說你加入的Step的Swing是-1V~+1V。(我想啦~)
1 U2 ]* @/ G. x0 l! G+ l6 S+ I( Y$ T* e$ X, T
以上,如有謬誤請不吝指教
3#
發表於 2010-6-18 03:10:51 | 只看該作者
關於第二點的部分,Vout的範圍如樓上大大說的一樣,可以手算或lis裡面看~
0 ?+ ?+ m3 }( Q不過也有模擬的方法,就allen裡面的將OP接10R電阻負迴授,R電阻兩端接OP附端及VDD/2,
: s. y8 ]/ y( W3 |1 g  {7 J$ wOP正端swing從0跑到VDD模擬~: b% H. `+ i; u
也可以知道Vout的範圍~4 C2 w( b3 u5 ^6 L' q
' |1 e, |4 @( |) j! x- y$ o
個人心得:跑過認為Vout的範圍應該主要確定OP每個Vout電壓都能要sat就好了
4#
發表於 2010-6-29 21:07:28 | 只看該作者
OP的Vout是受回授應用決定.那算是交流特性,不是偏壓直流特性1 J3 E# \8 ~! G: |2 H! y; D
偏壓直流特性要把回授打斷,單純去看Vout的DC偏壓,一般而言,
" E3 J& k- @+ c" {2 HVot若是PMOS與NMOS都是集級對集級的設計/ W$ W: v9 J- u' L$ g  c
DC偏點不是0V就是VDD,如果有一端是源級,才會有固定的偏壓點
5#
發表於 2010-7-7 18:14:52 | 只看該作者
補充一點, 二樓講的V overdrive 跟 Vdsat其實是兩回事
5 j, I+ U% U  s7 J2 PV overdrive 單純指 Vgs超過Vth多少, 是在講gate oxide下會有多strong inversion
' c0 b0 x9 a/ [* f4 W: a而Vdsat是指 Vds最小多少會保持在saturation region, 可以簡單看成pinch-off的點: }# ^! S. F& E! k* H% H; n' I
至於教科書上為什麼常會把這兩個詞通用, 是因為所使用的MOS model緣故
! l( l2 p: h; D5 o把書上liner跟 saturation region的 Id取等號(boundary condition), 會得到Vdsat=Vgs-Vth
  V' E# w, N! [0 O1 q但事實上這兩個詞是指兩件不同的事! 從字面看也知道不同, 其背後的含義要花點時間才解釋得完....
) N' Z6 d3 r6 N0 H9 k以前在國外上課教授會特別強調這一點, 這我大學時也沒注意到~~
' u+ l) F, ^: X8 Y& w9 B3 }0 m* |, Y如果你run hspice, 開.lis出來看, 會發現 Vod跟Vdsat值是不同的!
6#
發表於 2010-7-7 20:05:16 | 只看該作者
再回答一下1 2 點, 第3點我覺得是中譯本的問題, 等晚點有翻到原文之後再答
/ `7 I) y% P& h+ c% F3 i. F1) ICMR是以保持在saturation region為考量定義出來的, 所以會有你列的那兩個式子, 就式子而言它取的是max/min, 所以Vgs3帶min值=Vthn, Vdsat(m5)就要看你的設計, 建議用模擬才準, 純分析就用0.1~0.3吧!! 這個值要設計在多少又是個大哉問, 會影響到你current matching的好壞! 另外當Vds5<vdsat(m5)時, m5輸出電流會變小(進入linear), 這時你OP的特性會改變, 因為gm變了! 所以才會希望input不要超過vinmax, 你要超過不是不行, 但至少要保證M1 能on起來~ 同理以這架構而言Vinmin實際上是最負的supply電壓, 但那時P input 可能會進到linear(看你怎麼設計input級), 又會跟你假設的saturation條件出現差異....
! r$ Z% L7 `: R$ |5 R- `' b. R, Q- s# P. A4 @6 H
2) Vout範圍如何決定? 還是看應用需求, 最直接的考量是輸出波型會不會失真~ 二樓說的那個各減一個Vdsat是指output swing最大在這個範圍內不會失真(但實際上swing越接近兩個boundary,特性還是會跟在中點時有差異...), 模擬的確可以看到比這個範圍大, 意思是你輸出級的MOS壓進linear region而已~$ i) L: P, i8 L2 P
( T; K6 {  E6 M8 t7 b' M
你的問題每個人都經歷過, 書上教的是分析, 電路已經在那裡了, 他只是告訴你為什麼這麼做
4 k0 X; v8 z, t( `. m所以我們學到的是電路分析, 不是設計!
3 @$ i0 s; ^! B: ~5 {: {設計剛好是反過來, 你要先知道需求是什麼, 再做出符合需求的電路, 是你要告訴別人為什麼~
. R) _; j) @% |; Q( E至於每個參數要訂多少決定於你的應用, 那些數字都是有原因的!
6 r6 J1 G4 E7 q# X9 {8 K; w實作上完全是做tradeoff的藝術, 只要你可接受就堪用!!
! e' M# R4 c! a* n最好的狀況當然是操作在ideal case, 但進入linear有沒有關係? 看對整個系統影響多大決定!- E& T0 w* W! A' _* f1 K
若是以練功為出發點, 還是建議先follow書上的, 搞懂每個變化造成的影響, 再來想堪用不堪用的事~

評分

參與人數 1Chipcoin +3 收起 理由
poseidonpid + 3 Good answer! 優質答案!

查看全部評分

7#
發表於 2011-7-12 12:22:51 | 只看該作者
非常感謝大大的分享
$ }* J" ~* g; M* v增進知識1 X" o0 X! k9 i: J0 V
感謝大大喔
7 t0 h7 I1 o5 _造就大家喔
8#
發表於 2011-7-27 16:53:35 | 只看該作者
在舊製程即長通道(.5以上)的Vdsat大約會等於Vov
. s, C- i  w; W- T/ [; n但在新製程下此近似的差距會越來越大6 J! _5 O' i$ h
6 m/ O6 C3 m+ o1 v
vdsat會略小於Vov
9#
發表於 2011-9-16 10:51:13 | 只看該作者
看chip123長知識 感謝分享
10#
發表於 2022-10-12 19:55:12 | 只看該作者
謝謝各位大大無私的分享,感恩
11#
發表於 2022-11-4 15:31:55 | 只看該作者
推一下jackrabbit大大太強大了
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-7 01:54 AM , Processed in 0.143018 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表