Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17590|回復: 7
打印 上一主題 下一主題

[問題求助] 請問在OD上打滿CO是為了???

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2010-7-8 22:58:53 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
1.如題在OD上打滿CO是為了降低電阻值嗎! l& y" N6 N; S5 [9 K8 e2 W) j' h, R
) _2 p; y  U. S$ _' R
也會降低寄生電容嗎???還有啥其它功用呢???- }2 s! \1 E0 T. U6 v
+ O# K8 I# ^* C- j  A
2.因為現在我們公司用新製程在劃LAYOUT,我常常被NWELL和DEEP NWELL稿混% t3 f; U" v3 z
5 b" G, B- w9 R% N* v( D- A
請問啥ㄇ時候要用到NWELL 和 DEEP NWELL呢???# v" l; b- I% h2 z9 y
: g2 n* a  j& x8 e
3.為了節省面積,常常會把PIMP和NIMP連起來,請問在任何情況下PIMP和NIMP都能連起來嗎???
' _3 j* o1 U3 `5 M5 `/ c
4 I9 N! e$ [3 l4.現在公司會高電壓製程MOS的POLY加一層METAL1然後在MATAL1上打CO,之前畫沒有這樣.
) g' K5 F/ K( f  Y1 p+ A8 m8 i1 {$ a1 H$ A! e9 K2 `
請問在MATAL1上打CO會有啥功用呢???0 f6 C2 `& c. U0 {7 Y* }6 Y/ k

4 G2 v" s2 n8 l' m& MPS:我是LAYOUT新人,請高手能幫忙解惑!!!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
發表於 2010-7-9 10:13:38 | 只看該作者
1.既是降低電阻,亦是降低寄生電容.我個人的想法是讓body電位趨近於電源位準,讓mos的動作會更趨進於設計值.. c" Z5 j* l( j: ^3 o+ f
2.一般來說deep nwell 大多用於隔離之用,不管是怕干擾別人還是怕別人干擾,效果還蠻有效的.deep nwell的電位是來自於nwell.但通常會把一般pmos的nwell電位和提供deep nwell 的nwell電位分開,這樣的隔離效果會比較好.
7 ^: h9 ?# F2 A7 C: \; X& X! e3.只要rule ok.當然可以.但若是高壓製程,不建議這樣作,避免一些不必要的問題(例如latch up....)
2 o) t; Y6 q4 p$ j8 y* R% R4.我想應該是要降低gate端的連接等效電阻值.
4 O1 f" x! y1 O以上純屬個人的一些想法,希望對你有用
3#
發表於 2010-7-9 15:38:50 | 只看該作者
u9513349  請問你公司是單純製作MOS的喔
4#
發表於 2010-7-10 11:16:00 | 只看該作者
1.假设你说的OD是MOS device,对于65nm制程要求至少有两个Contact,这是提高可靠性的需要,对于电阻的减小很有限,通常我们认为每个ohm contact大概有5ohm,但是OD上的电阻会大的多;对于寄生电容的降低不会起到作用,因为寄生电容主要是Source Drain和衬底的结电容以及边缘电容,只和S D的面积
$ M% P- j  ^! ?- i" s! Y以及横向侧边面积有关;
- l( o; s  p# k0 U4 z# }& `' G3 J0 N1 ]9 E0 Z9 u
2.Nwell就是做PMOS时用到的MASK,而Deep Nwell需要多使用一层MASK,它的作用是用在NMOS下面,同时周围用Nwell围起来,这样子Nwell以及Deep Nwell形成了底面积为矩形的盒子,使NMOS的Bulk与Psub被隔开,可以接不同于Psub的电压。Deep Nwell上的电压与Nwell相同,通过Nwell中的Guard ring接电压;通常接AVDD;
7 n) ?8 K* W$ Z' _2 H1 r7 Z  p: j/ y1 _, L
3. 可以0 b8 Q. a1 u- K+ m4 ^0 i' C
+ U- v6 s) `6 K* v( O
4. 你说的制程我没有用过,不过不是在Metal上打Contact,应该是在Poly上打Contact接到Metal1上,对于大尺寸MOS期间也要这样连接,否则Gate上电阻不一样,会造成导通时间的不同,而在Gate上都接上Metal,可以使所有Gate上的阻抗几乎相同,尽量同时工作。
5#
發表於 2010-7-29 11:09:39 | 只看該作者
支持smilodon !
6 C, p6 P6 j% s+ b8 T" w' s5 Q我认为就是这个样子的
6#
發表於 2010-8-9 17:08:35 | 只看該作者
smilodon 说的相当详尽!
7#
發表於 2010-8-11 20:51:24 | 只看該作者
回復 4# smilodon
9 L6 Q  V8 x  \: P7 V* _$ b( h  X

: F: Z  I0 C0 S. t    正在学习中,今天又有收获了!
8#
發表於 2010-9-8 15:53:23 | 只看該作者
我記得 也可以增強可靠度
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 02:59 PM , Processed in 0.152008 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表