|
我想請問有關於SOC encounter的clock問題。
. Z+ Y! r3 q( q4 S+ m
1 w* \' Q& G, N% S/ L# c- {% }我有一個vhdl架構,以"圖"為例,有三個clock訊號分別是以clkin、timer_clk、seg_clk命名。* Q' {* z3 ?. g) h; U
. L' r% D) ?3 _) @& V5 [- g因為clkin之訊號是輸入腳,撰寫io檔時就會定義到clkin之腳位,於是執行Clock>>Clock Tree Browser時只有clkin之訊號。
+ X6 S+ }) `! O+ |; M3 @ s. g1 V. g3 M' h: S9 u
但是內部的clock訊號"timer_clk"與"seg_clk"則是要以何種方式定義才能規劃,
4 w: h$ m6 K2 l2 A$ l. V5 W" P0 a5 ^& b/ ~
使其訊號為Clock Tree方式呈現??是分別需撰寫至io檔??還是有其他方式完成?0 u# z0 `+ @; x/ `- }& L
& h. f2 D+ B- [, Q' D( Y' W$ H
希望各位能給點幫助- i: D# n) @' M1 U/ ~9 }
$ S$ k5 a- i2 c; {, l
PS:' U4 S" C) Y7 l$ j* t& ]
程式(.VHDL)如附件 用Design Compiler 轉給 encounter8 i0 p% P8 }: o$ H" v9 x
圖是timer12disp.vhd的原始架構之一 |
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|