|
針對智慧設備和白色家電所設計
- L2 O- q: e: B/ }* e6 ~2 p, f8 u2 n1 _
在未來的節能智慧裝置設計中,CPU除管理使用者介面和控制外,亦需驅動多個馬達系統,並持續測量電流和電壓以精準計算主動功率。LPC1200系列在CoreMark™ CPU性能基準測試中取得超過45分的高分,相當於1.51/MHz,可符合此類嚴格的系統要求。/ k4 H2 Q; u7 j7 T% f5 R5 ]
% w* Q: }% h. A0 d1 {/ n+ M% R
高容量應用中,藉由中斷控制器、DMA子系統、on-chip週邊設備和GPIO之間靈活的互連功能,LPC1200平台為各種工業控制需求迅速提供特定應用解決方案( application-specific solutions, ASSP)。無需CPU介入,LPC1200藉由識別外部和內部事件並執行預先定義任務可大幅降低CPU負載,使CPU維持更長的斷電模式。) r1 b) G0 P6 m- q# M6 v/ S. ~% p/ W
1 f8 g& L- I. n# f
大幅增加靈活度、效率和穩健性
7 C1 b3 q9 K. ?8 D' `- m0 n
$ r* v$ ~: p' M2 {8 a& S恩智浦LPC1200提供超過50種的快閃記憶體和SRAM記憶體組合,為設計人員帶來高度靈活性,使其可在相同尺寸內達到功能與產品成本最佳化。此外,較小的512位元快閃記憶體擦除磁區帶來多項設計益處,如更精細的EEPROM模擬,支援從任意串列介面啟動載入,透過減少對on-chip RAM緩衝的要求,為in-field編程帶來更多便利。
: P) y: l2 W9 i, {; |5 p- m8 c
' _* j) {& I. d藉由ARM Cortex-M0 v6-M 16位元Thumb指令集,LPC1200的代碼密度較執行一般任務常用的8/16位元微控制器高出達50%。Cortex-M0的高效率亦有助於LPC1200在相似應用中達成更低的平均功耗。此外,恩智浦獨特的SRAM架構使LPC1200可自動將每個2KB的低功耗儲存區塊設為最低功耗模式,將功耗降至最低。 0 x8 q/ h7 S5 _
0 G' v/ R, [. X4 ?+ t. v8 e8 y特別針對可靠性和穩健性而設計的LPC1200,通過Langer EMV-Technik GmbH根據IEC61697-1進行的電氣快速瞬變(Electrical Fast Transient, EFT)測試,並評定為高抗擾度等級。靜電釋放(Electrostatic Discharge, ESD)保護評定為8kV。 |
|