|
課程網頁:ppt.cc/FxzI(含報名)
7 G$ k8 \8 Q+ m
( R5 S2 Z9 D' f# m; s0 X補助單位:經濟部工業局
% N/ o4 J# n% q1 g7 V) ?( w ?
4 L: _: j; _# J3 D) }( [訓練單位:思源科技教育基金會
$ q" U8 Q, o4 R# ]- U* v) {
% X$ V" r6 T7 r4 a% R' q/ O課程補助:經濟部工業局補助50%,學員自負額50%' ^3 P) N4 Y! b8 \: Y" y2 T
9 `0 j; e3 r P上課時間:08/11~10/16,週一、三晚間18:30 ~ 21:00 g" D% B: Y, q% P0 H
# U, X0 o" y0 i; T
報名對象:以具備1-3年工作經驗之佈局設計工程師為主,開課後須繳驗在職證明。本課程為) ^6 ^( C2 y1 V! f) @0 w+ y
類比佈局之入門進修課程,已有類比佈局工作經驗者,建議報名日後開辦之進階混合1 H G5 c) _) v3 H
信號電路佈局課程。
# i8 S9 p( K: h課程內容:
6 U$ N* D: O, Q 一、Introduction for Analog circuits and digital circuits in different layouts
# Z, D5 z+ f/ w$ _& | r 二、Layout Concepts for Analog Circuit
0 [6 L$ M* c& g3 }. I 三、Layout Tool _ Laker 2 for Analog Circuit Layout( n0 X! S$ C6 Z5 y' r
四、Verification Tool _ Calibre for Analog layout
7 U8 W2 M/ ^: Q/ r 五、Layout Laboratory(OP_Amp、Current Source)2 }: G' Q M6 _! S8 S) R" n; _
: @2 |% F: l# q G6 c% N
結 訓:
" F2 m4 @# C5 u. n5 A# W 1.學員完成全期訓練,出席率須達80%以上。
% M8 B$ P/ L, a& v 2.學員培訓中及結訓後須配合工業局填寫各項問卷資料。* V, Q' z; y1 y: ]2 b
3.短期班不輔導就業,不授與半導體學院結業證書。 |
|