Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3605|回復: 1
打印 上一主題 下一主題

[好康相報] 太克科技數位研討會7月起系列課程,即日起受理報名

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-6-16 15:39:32 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
課程內容日期時間地點費用
數位示波器原理與準確量測技巧―技術研討會
7 n* U, S* ~- X0 G( k& o: [/ I
6-24-20099:30 - 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
如何將高頻數位示波器的原理應用在設計及除錯的工作上/ Z2 k* F4 i! L4 ^
7-7-200913:30 ~ 17:00新竹市科學園區工業東二路 1 號 (科技生活館 202室)免費
如何將高頻數位示波器的原理應用在設計及除錯的工作上
6 N5 F- J7 [0 }; O* s% i
7-9-200913:30 ~ 17:00高雄市左營區博愛三路12 號 7 F (正楠大樓)免費
如何將高頻數位示波器的原理應用在設計及除錯的工作上
2 B- v- e- B. ~) K4 R
7-14-200913:30 ~ 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
混合信號示波器進階應用技術研討會(數位電路時序驗証暨除錯量測應用)& e) B- B- b( i/ v4 _) u9 s. V
7-15-20099:30 ~ 17:00新竹縣竹北市台元科技園區台元街26號免費
嵌入式系統設計驗証與除錯測試認証課程(第一階段理論課程). A6 d( p  F+ g  ?) C5 N$ w
7-21-20099:30 - 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
嵌入式系統設計驗証與除錯測試認証課程(第二階段實驗課程)+ U/ Z9 }. {3 [
7-22-2009A時段 10:00 ~ 12:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
嵌入式系統設計驗証與除錯測試認証課程(第二階段實驗課程)# {# H2 i, W# u: i0 v* w; P
7-22-2009B時段 13:00 ~ 15:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
嵌入式系統設計驗証與除錯測試認証課程(第二階段實驗課程)
& ]5 s# o1 S+ H% N3 |6 R
7-22-2009C時段 15:00 ~ 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
嵌入式系統設計驗証與除錯測試認証課程(第二階段實驗課程); y$ O9 {8 q; _- G! E' j6 r0 J- G  B
7-23-2009A時段 10:00 ~ 12:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
嵌入式系統設計驗証與除錯測試認証課程(第二階段實驗課程)
* P- e; D' c! x3 G& P9 a
7-23-2009B時段 13:00 ~ 15:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
嵌入式系統設計驗証與除錯測試認証課程(第二階段實驗課程)
% c: p( j# |& p/ w( ?4 V
7-23-2009C時段 15:00 ~ 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
在數位訊號的領域中,邏輯分析儀是如何協助分析一些異常的現象9 m# J# }; B, X, G* ^( f# B
7-28-200913:30 ~ 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
在數位訊號的領域中,邏輯分析儀是如何協助分析一些異常的現象( M' z: {2 [8 U  W2 j5 t
8-4-200913:30 ~ 17:00新竹市科學園區工業東二路 1 號 (科技生活館 202室)免費
交換式電源量測技術研討會
! u) L! M* A& h! y8 t2 @6 s9 o- H
8-5-20099:30 ~ 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
量測高速電路阻抗的變化,解決待測系統的訊號完整性問題
4 T8 R" b; U' c3 t
8-12-20099:30 ~ 16:30新竹市科學園區工業東二路 1 號 (科技生活館 202室)免費
各類視訊系統及訊號處理流程的概論及量測; C" R- L: \: ^1 G5 Z+ K3 _
8-19-20099:30 ~ 16:30台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
數位示波器原理與準確量測技巧―技術研討會/ `; o$ u% Y- f* w/ c! [2 \9 U
9-2-20099:30 ~ 17:00台北市信義路五段 2 號 3 F / 7 F (震旦大樓)免費
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
 樓主| 發表於 2009-6-16 15:42:48 | 只看該作者
嵌入式系統設計驗証與除錯測試認証課程   j; i# x8 C! p- k+ v3 b
8 [' V2 w1 Z6 D4 [  T7 t5 c
嵌入式系統在現今的電子產品中幾乎無所不在,也因為嵌入式系統的軟體是燒錄在硬體晶片中執行,當您的設計出現問題時往往必須先釐清是軟體的問題或是硬體的問題,而信號完整性與系統中的雜訊是左右系統穩定性的關鍵因素,另外資料鏈路層的解碼也是相當耗時的任務,有鑑於此太克科技為您規劃此課程,藉由筆試及術科實驗來加強工程師應用示波器的實力。
8 f' j$ }& t! O1 I* N8 f1 [' z( h: D# T6 ?) d" ~
認證方式:7 [$ B8 a, {1 L1 l9 E1 v
第一階段:完整上完理論課程
3 m" o+ w' @2 l5 q* K第二階段:完成第一階段後安排實驗課時間,依據實驗手冊於課程時間內正確完 成各項實驗 ! O2 C5 C/ B! S( P+ X' z
完成一、二階段者授與證書。- l( F: x; J8 v% p8 e: ~9 C
筆試測驗時間:第一階段課程結束後或第二階段實驗課完成。6 i+ V& p2 Q: K. m* j
- f, b3 M5 l5 H3 `
課程大綱:
9 w& i$ g- i* Z" o# p* 實驗設計與量測方法建構
, S( c7 ?8 H2 A& R; `/ J* 雜訊與信號完整性
* l3 @! L, w/ K* 混合信號量測方法* v! V, N1 u. V2 B3 O
* 時序分析與狀態分析
/ g+ R/ [& t* B0 Y* I* 低速串列匯流排(CAN、LIN、Flexray、I²C、SPI、RS-232、485 UART): \0 Q0 _% o/ t& n) _" d. f6 q( r
* 低速串列匯流排信號模擬與分析
: T# @% [" f" P7 |$ Z0 ]1 T* 第二階段實驗內容示範; Q! C. V2 H1 s; \5 f7 ~
* 筆試$ T& \0 K% v' m- V- q& p* x4 \
* 問題與解答: \1 Y% j% d% u, H/ f* h
6 F) W. g4 a0 C7 T' J
課程對象:/ [" [( A8 i: r" @; R- L& @4 J
* 欲提升設計驗證與除錯效率,示波器應用頻寬在100MHz ~ 1GHz的用戶
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-6 09:19 AM , Processed in 0.119015 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表