|
時間 : 3 月 8 日
. k$ P; s- @% I0 y) L) g* r+ k地點 : 臺北 - 維多麗亞酒店 3F 宴會廳C區5 q; [* L/ s7 G# l; r5 p
, h f9 A9 V7 S( W
這一次,Tektronix 與Ansys 的專家將攜手解決您在仿真以及測試上的所有問題! . }9 H$ x- Y8 C. m% w) i2 a: R% t7 H
% y/ [' e& x: r* a如何在模擬測試中盡可能的接近真實的使用環境,是每個SI及R&D工程師所冀望的。測試設備及仿真軟體如何滿足使用者對於測試結果的需求及渴望,考驗著設備供應商所提供的解決方案之完整性。
% k8 Q6 u, e. C$ e4 Y' ?) Z" ?( f# l1 m
我們邀請了各路高手進行演講與展示:
4 O$ e, ~' @: Y" C+ |
/ x& E: k, t9 A. o* s0 Z2 E1 WAnsys - 高速串行通道的仿真與驗證
: E6 c2 ]7 Y. O. Q* l在高速串列資料中熟悉如何進行仿真與驗證, 實現“設計 -> 仿真 -> 原型樣機測試 -> 再設計仿真”的完整閉環。 % A3 ^' h6 l& \( \& `
Tektronix - 挑戰閉合的眼圖 - BERTScope在高速背板, 連接線之應用# l `/ {4 [1 E
在高速串列訊號通過如背板或連接線(lossy channel)後挑戰閉合的眼圖,利用手邊的儀器創造一個極佳的測試環境,為高速通道的設計者們提供完善的設計參考。 # P2 d& w# j, Q# _+ k$ C
整合SDLA與TDR以進行高速串列資料測試% S; c7 h2 Q1 Q E& ^
如何整合SDLA與TDR以進行高速串列資料的測試,分享給您最新的第一手資訊,替測試與仿真的相互驗證帶來了極大的便利性。 # s; E, K3 V3 `- b3 D) P
" M8 X3 p2 \& Y3 \7 S' L/ u' E# c這些都是與您工作上息息相關的各種實用議題.請點選這裡 馬上參加這難得的講座吧!! |
|