Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 18210|回復: 6
打印 上一主題 下一主題

layout中該注意的事情

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-2-13 12:20:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請問一下 有關 power,LDO...類比方面的各 block 中
6 N5 K9 ?, {+ B1 `4 @/ n; ^
& M3 B# ]/ C' y7 u畫這些線路時你們都注意哪些方面的問題5 M" [& j, `  f' A* T4 u# l5 D
; {% j& F# d1 _2 O1 D4 j/ c
可以互相討論一下嗎4 p; [2 H% U4 e* Z
4 @; A; U! E1 m/ _: M
回答時也請說明哪種 block* t( |( ?: n; B1 o; i

/ |* p% G9 X5 B( F) @' {! J[ 本帖最後由 cindyc 於 2008-2-13 12:21 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂86 踩 分享分享
2#
發表於 2008-2-14 21:53:42 | 只看該作者
布局前的准备:# W( w5 T/ |2 G5 I" u* i. R
1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.4 h2 E" ^% ]7 b6 t6 G% D
2 Cell名称不能以数字开头.否则无法做DRACULA检查.' u& v" e# s$ t' I5 u
3 布局前考虑好出PIN的方向和位置$ F! H2 P& G) B1 \& ^
4 布局前分析电路,完成同一功能的MOS管画在一起
: s) Y1 D% h$ m8 |$ `5 对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。
  Z( o+ v; C  ?. {2 s8 F6 对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的电路尤其注意这点.6 h- L4 Z$ i) [" L) Q
7 在正确的路径下(一般是进到~/opus)打开icfb.2 |/ [6 |) N" f
8 更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他的library下,被改错.3 E, x% T6 ]8 E3 q9 M& p6 {8 l9 B
9 将不同电位的N井找出来.) N0 f. k& |8 q8 T6 s4 i" q& |
布局时注意:6 A3 \! C; i! Z! M3 c2 L
10 更改原理图后一定记得check and save
# O( u1 h" C+ d2 o6 u+ D+ N0 z2 i11 完成每个cell后要归原点3 ]7 F7 ^( B4 X) T# B% o& k
12 DEVICE的 个数 是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线 必须 先有考虑(与经验及floorplan的水平有关).
- b* {2 G. b) d- y* H& @; U9 I13 如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来/ a" g: b6 s% b2 _: p6 \
14 尽量用最上层金属接出PIN。1 ?( b- `; d( a! z: ~) }* q( \+ `
15 接出去的线拉到cell边缘,布局时记得留出走线空间.) d$ e; V; e. r* d+ k
16 金属连线不宜过长;2 E0 ^* P! i4 l  l" a# u/ G
17 电容一般最后画,在空档处拼凑。) ]1 q- Q& [* I8 z  ?
18 小尺寸的mos管孔可以少打一点.! \1 N0 `8 @6 M7 C
19 LABEL标识元件时不要用y0层,mapfile不认。
- P6 ]/ R- @; y" _0 {$ U. g, b20 管子的沟道上尽量不要走线;M2的影响比M1小.! n$ u: \* p- ]8 j
21 电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.) s8 A# k3 k, G- J
22 多晶硅栅不能两端都打孔连接金属。% ^* Z1 o+ H* T$ S8 S2 O
23 栅上的孔最好打在栅的中间位置.$ N' s& Q; Z$ e6 s8 U+ \4 h' X
24 U形的mos管用整片方形的栅覆盖diff层,不要用layer generation的方法生成U形栅.
4 M, v( I- @# I* }25 一般打孔最少打两个# M' e2 {) ^0 B$ \" w" }
26 Contact面积允许的情况下,能打越多越好,尤其是input/output部分,因为电流较大.但如果contact阻值远大于diffusion则不适用.传导线越宽越好,因为可以减少电阻值,但也增加了电容值.2 h% [" @* Y- e4 A' T  g& A) v
27 薄氧化层是否有对应的植入层
, r# N% Q( T5 O: @6 L( d28 金属连接孔可以嵌在diffusion的孔中间.
- P$ m% u* K6 E29 两段金属连接处重叠的地方注意金属线最小宽度  b/ c8 {6 l! G0 X. w: l* a% x
30 连线接头处一定要重叠,画的时候将该区域放大可避免此错误。
# m6 n! l: J0 i6 C- K31 摆放各个小CELL时注意不要挤得太近,没有留出走线空间。最后线只能从DEVICE上跨过去。
& V( F% f7 I7 D; s& d: ?0 }' J32 Text2,y0层只是用来做检查或标志用,不用于光刻制造.9 t2 d- u. X" X
33 芯片内部的电源线/地线和ESD上的电源线/地线分开接;数模信号的电源线/地线分开。  f& p% H$ ?4 M; ?; p; q
34 Pad的pass窗口的尺寸画成整数90um.& @& f! A; m! u$ b; `
35 连接Esd电路的线不能断,如果改变走向不要换金属层
) n9 N5 S% j1 m9 V, {9 ?36 Esd电路中无VDDX,VSSX,是VDDB,VSSB.
- ?$ J$ E8 P% z$ c  s8 m* ~. O37 PAD和ESD最好使用M1连接,宽度不小于20um;使用M2连接时,pad上不用打VIA孔,在ESD电路上打。
6 @' @0 F: x3 t0 j$ v& W9 ]8 @38 PAD与芯片内部cell的连线要从ESD电路上接过去。, t: W' p1 k+ W2 x6 n+ I& y+ [' ^, H
39 Esd电路的SOURCE放两边,DRAIN放中间。& P6 |! j4 b, [5 G# F. E
40 ESD的D端的孔到poly的间距为4,S端到poly的间距为^+0.2.防止大电流从D端进来时影响poly.
3 H) u( ^: f- q: p! B# Q41 ESD的pmos管与其他ESD或POWER的nmos管至少相距70um以上。
3 m! _, b, q3 q; b6 u, i. b, ?42 大尺寸的pmos/nmos与其他nmos/pmos(非powermos和ESD)的间距不够70um时,但最好不要小于50um,中间加NWELL,打上NTAP.
5 g' E  a- b1 z- |! M5 N6 T5 `43 NWELL和PTAP的隔离效果有什么不同?NWELL较深,效果较好.
) s2 U+ v- f' P6 O( A2 {$ y( ^44 只有esd电路中的管子才可以用2*2um的孔.怎么判断ESD电路?上拉P管的D/G均接VDD,S接PAD;下拉N管的G/S接VSS,D接PAD.P/N管起二极管的作用.
: e4 {6 s: ?( P- _45 摆放ESD时nmos摆在最外缘,pmos在内.# D# V+ e' U& }% J; Z
46 关于匹配电路,放大电路不需要和下面的电流源匹配。什么是匹配?使需要匹配的管子所处的光刻环境一样。 匹配分为横向,纵向,和中心匹配。1221为纵向匹配,12为中心匹配(把上方1转到下方1时,上方2也达到下方2位置)21中心匹配最佳。' [3 O+ z" @1 y. j0 {" ]7 v( X4 P4 B
47 尺寸非常小的匹配管子对匹配画法要求不严格.4个以上的匹配管子,局部和整体都匹配的匹配方式最佳.
4 i9 b  {" P- Y# C48 在匹配电路的mos管左右画上dummy,用poly,poly的尺寸与管子尺寸一样,dummy与相邻的第一个poly gate的间距等于poly gate之间的间距.
; E; Z) R! S0 i  l" x49 电阻的匹配,例如1,2两电阻需要匹配,仍是1221等方法。电阻dummy两头接地vssx。5 [5 z3 B8 K! K1 P
50 Via不要打在电阻体,电容(poly)边缘上面.5 z( Z* }! J8 Y7 m
51 05工艺中resistor层只是做检查用
/ S$ |) A# X; S* T: o' p, d8 g# v5 G52 电阻连线处孔越多,各个VIA孔的电阻是并联关系,孔形成的电阻变小.
  F# L3 @. [) k' N  ?53 电阻的dummy是保证处于边缘的电阻与其他电阻蚀刻环境一样.
! ^. _% s" r: x$ y8 _9 g' G54 电容的匹配,值,接线,位置的匹配。- {' a+ Z* y2 R- M" f/ M
55 电阻连接fuse的pad的连线要稍宽,因为通过的电流较大.fuse的容丝用最上层金属.$ t- ~0 L- J4 @) X* V

$ j3 z- E+ t* q, x& B) r56 关于powermos
- u7 g) n3 ~8 [+ H① powermos一般接pin,要用足够宽的金属线接,
  p) [6 z+ F" z) ?7 G. J② 几种缩小面积的画法。
% \# B7 B5 q" q: k# i) @" Q③ 栅的间距?无要求。栅的长度不能超过100um  A  H& e2 f) b9 I+ e! n
57 Power mos要考虑瞬时大电流通过的情况,保证电流到达各处的路径的电阻相差不大.(适应所有存在大电流通过的情况).- u/ a( e* h5 q/ f2 C
58 金属层dummy要和金属走向一致,即如果M2横走,M2的dummy也是横走向
( s7 L' x8 s: |59 低层cell的pin,label等要整齐,and不要删掉以备后用." c+ s, C/ n& @" o9 w5 ^
60 匹配电路的栅如果横走,之间连接用的金属线会是竖走,用金属一层,和规定的金属走向一致。" N6 X' B8 O9 {) k/ N
61 不同宽度金属连接的影响?整个layout面积较大时影响可忽略.  g! S( a5 ^2 d* I! _2 j7 B' e
62 输出端节电容要小.多个管子并联,有一端是输出时注意做到这点.0 y) R* O! {# z) ]! n
63 做DRACULA检查时,如果先运行drc,drc检查没有完毕时做了lvs检查,那么drc检查的每一步会比lvs检查的每一步快;反之,lvs会比drc快.
# c: Q0 x8 n4 I/ S, I' i+ G64 最终DRACULA通过之后在layout图中空隙处加上ptap,先用thin-oxid将空隙处填满,再打上孔,金属宽度不要超过10,即一行最多8个孔(06工艺); A( z+ }7 z" A+ T: ^
65 为防止信号串扰,在两电路间加上PTAP,此PTAP单独连接VSS PAD., Z  l' x( X' D7 h' K' u$ M
66 金属上走过的电压很大时,为避免尖角放电,拐角处用斜角,不能走90度度的直角.- P: F( G& I# T  x2 T
67 如果w=20,可画成两个w=10mos管并联/ M% p- G8 V4 g  V8 y+ V. v% ^: k
68 并联的管子共用端为S端,或D端;串联的管子共用端为s/d端.
% q# b0 H7 b8 F8 q* {3 }出错检查:# ^3 s1 D8 x) z( P2 e. J
69 DEVICE的各端是否都有连线;连线是否正确;2 L$ l0 n8 f) o5 _0 h
70 完成布局检查时要查看每个接线的地方是否都有连线,特别注意VSSX,VDDX$ m5 ~; _) y! `' _, ~2 q
71 查线时用SHOTS将线高亮显示,便于找出可以合并或是缩短距离的金属线。
) Y3 d; g  v# r( g72 多个电阻(大于两根)打上DUMMY。保证每根电阻在光刻时所处的环境一样,最外面的电阻的NPIM层要超出EPOLY2 0.55 um,即两根电阻间距的一半。
/ Y. d! ]% h' `, o0 e73 无关的MOS管的THIN要断开,不要连在一起
- }; ]! s9 b- ]- B: X- d74 并联的管子注意漏源合并,不要连错线。一个管子的源端也是另一个管子的源端
+ E6 G% K( ?+ i: c3 P3 c. v75 做DRAC检查时最上层的pin的名称用text2标识。Text2的名称要和该pin的名称一样.
! G6 j0 q4 P# O% `4 g76 大CELL不要做DIVA检查,用DRACULE.
0 \! ~0 S6 W0 K4 w# r77 Text2层要打在最顶层cell里.如果打在pad上,于最顶层调用此PAD,Dracula无法认出此pin.! s) Z: O( G+ V1 N, F( T7 `
78 消除电阻dummy的lvs报错,把nimp和RPdummy层移出最边缘的电阻,不要覆盖dummy
# \, ?- F5 G. u% ^, n3 P* B$ a79 06工艺中M1最小宽度0.8,如果用0.8的M1拐线,虽然diva的drc不报错,但DRACULE的drc会在拐角处报错.要在拐角处加宽金属线.
  ~2 O% \0 N5 l% t0 v7 r80 最后DRACULA的lvs通过,但是drc没有过,每次改正drc错误前可把layout图存成layout1,再改正.以免改错影响lvs不通过,旧版图也被保存下来了.
3 g7 q: E2 E& @% Z+ S2 ~81 Cell中间的连线尽量在低层cell中连完,不要放在高层cell中连,特别不要在最高层cell中连,因为最高层cell的布局经常会改动,走线容易因为cell的移动变得混乱.' H) W% q( L: U8 ]' Z4 }* K
82 DRACULA的drc无法检查出pad必须满足pad到与pad无关的物体间距为10这一规则.) e! [- u) r" c3 B
83 做DRACULA检查时开两个窗口,一个用于lvs,一个用于drc.可同时进行,节省时间.
8 {* Q1 a9 @0 h# ?: g容易犯的错误
6 x( \8 A+ t; c6 X. N84 电阻忘记加dummy4 R4 G) x' q" v  D3 T
85 使用NS功能后没有复原(选取AS),之后又进行整图移动操作,结果被NS的元件没有移动,图形被破坏.+ ]* A1 d; M4 g
86 使用strech功能时错选.每次操作时注意看图左下角提示." U# ?7 ]6 G/ m+ z$ x) H
87 Op电路中输入放大端的管子的衬底不接vddb/vddx.. w% J1 t3 {: \- T8 q8 P% x. {/ E
88 是否按下capslock键后没有还原就操作, `# [) n# ~# p7 I! A
节省面积的途径* E3 I. V  Q" ^; z% S- T0 S
89 电源线下面可以画有器件.节省面积.: e7 }3 G: I8 }, g" V% ^
90 电阻上面可以走线,画电阻的区域可以充分利用。% \3 ~& a- j  m  t" i% w0 D3 s
91 电阻的长度画越长越省面积。
. P0 ?+ W7 p7 x6 q92 走线时金属线宽走最小可以节省面积.并不需要走孔的宽度.
8 f  a. @* C. R% {, p& p# ]93 做新版本的layout图时,旧图保存,不要改动或删除。减小面积时如果低层CELL的线有与外层CELL相连,可以从更改连线入手,减小走线面积。; ]( `; Q: k8 @8 {
94 版图中面积被device,device的间隔和走线空间分割。减小面积一般从走线空间入手,更改FLOORPLAN
3#
發表於 2008-2-26 10:33:12 | 只看該作者
1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.  \* j5 E+ E; H- [
请教二楼,是否一定要这样设置?倘若我按照规则上的最小尺寸来设置,可以吗?
4#
發表於 2008-2-26 11:43:43 | 只看該作者
22 多晶硅栅不能两端都打孔连接金属。
' Y8 ^, [, H& C% Z, D做了会有什么影响?
5#
發表於 2008-10-23 16:20:50 | 只看該作者
"22 多晶硅栅不能两端都打孔连接金属。" 不会吧,我就是这么做的???有问题吗
6#
發表於 2009-7-28 20:05:53 | 只看該作者
22 多晶硅栅不能两端都打孔连接金属
( h) g8 w/ O3 i& s( D同问!!! 不明白原因
7#
發表於 2009-8-9 22:00:16 | 只看該作者
剛好要瞭解這方面的資訊,正好做來參考...- D1 F* g' D- A8 g* I
# R% N+ Q% L2 Y. O5 F( f2 R2 p& ^
謝謝分享...
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-9 02:23 PM , Processed in 0.136517 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表