|
回復 6# 的帖子
即使沒有畫出 反相器的 LAYOUT9 V# S* F; l2 G( F* e
- I2 v, @# J* K6 }也會知道 好的反相器就是 rising/falling 時間 必須要盡量接近- S" M( r2 y: |
0訊號 通過反相器的delay 與 1訊號通過反相器的delay 的skew也要盡量接近- c9 q% d% ]" P7 X
如果反相器用的SIZE大 要怎麼畫 FINGER D; w0 m0 \! W" B4 B. f" c, g, H, o
finger 要怎麼擺 會比較能夠抵抗 process variation- z2 V4 D! b, u0 I7 S& c
* t5 W3 e1 b, I/ N
其中 如6樓所說 PMOS 與 NMOS在 相同的 Length情況下5 g0 s- X! C) k. [; b2 z( _8 g& @
PMOS width必定是 NMOS width的兩到三倍) j' g* e/ B, Y( E, v8 Q
: }/ p; }) K4 N7 d1 }# z7 E9 M
其原因是因為 不管是哪一家的製程% h' N0 O* K j* L7 c- I" n9 }
遷移率 (mobility) NMOS都是PMOS的兩到三倍! P1 l [# V( L
所以 PMOS 必須使用兩到三倍的 W/L/ z* R# j, w% M. a$ s2 ? W
才能得到 跟NMOS一樣的Idsat* m8 ^! f/ x3 L( b3 y
, R) W4 z1 S P$ a+ e) Z% R
這也反映了 其實LAYOUT也需要懂一點元件物理的觀念
3 }# R& s7 t3 Z3 v1 F( q, u這對找工作絕對是加分. |
|