Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: jiming
打印 上一主題 下一主題

Altera推出業界首款65nm低成本FPGA

[複製鏈接]
21#
發表於 2008-1-14 12:18:52 | 只看該作者

Altera在三洋家庭劇院投影機中表現出色

2008/1/11-Altera宣布三洋電子(Sanyo)在其PLV-Z2000 1080p家庭劇院投影機中採用Cyclone II FPGA和Nios II嵌入式處理器,進一步提高家庭娛樂系統的影像品質。Altera的FPGA和嵌入式處理器組合方案的高階影像處理功能,使三洋最新款家庭劇院投影機的對比度達到15,000:1。利用Altera的解決方案,三洋等產品創新者提高整合度,實現更具價值的功能。在2008年1月7∼10日舉行的美國拉斯維加斯消費性電子展(CES)上,三洋將展示其PLV-Z2000 1080p家庭劇院投影機。  7 B8 D# Z6 Y0 q# q% C+ W
' E: h+ t& I; A9 [$ ~
在元件選擇過程中,三洋確定Nios II嵌入式處理器的性能能夠滿足其提高影像品質的需求。Altera解決方案幫助三洋家庭劇院投影機實現色彩更豐富、更逼真的影像,同時提高對比度和解析度,柔和的影像甚至達到膠片的視覺感受,所提供的七級預設校準功能可適應各種視聽室和環境亮度變化。  
4 L" x% H% h8 A& V5 K3 A9 E
6 m& m& L& j  V7 |  rAltera的FPGA和嵌入式處理器技術提供豐富的功能,其性能和內在價值對其獲高品質視訊有很大幫助。利用Altera的解決方案,三洋的PLV-Z2000能為家庭劇院愛好者提供獨特的娛樂感受,Altera新的Cyclone III FPGA應用前景廣闊,確保三洋能夠在今後的產品中發揮重要作用。
22#
發表於 2008-1-14 12:19:47 | 只看該作者

三洋採用Altera Cyclone II FPGA拓展車用攝影市場

2008/1/10-Altera宣布三洋(Sanyo)在其CCA-BC200汽車後視倒車攝影系統中採用Cyclone II FPGA和Nios II嵌入式處理器。Cyclone II FPGA的Nios II嵌入式處理器為三洋提供高性能影像處理解決方案,降低廣角和偏角失真。CCA-BC200是首款配件市場後視倒車攝影系統。該系統可連接至所有汽車的視訊監視系統,對影像進行數位校正,實現更清晰自然的影像。三洋將在2008年1月7∼10日於拉斯維加斯舉行的消費性電子產品展(CES)上展示這一款後視倒車攝影系統。  
1 R0 r' N4 b3 h  \& `0 P/ p; r/ o) t( ?" e0 @% f$ G* @
Altera的Cyclone II FPGA結合其Nios II嵌入式處理器,實現高性能影像處理功能,例如縮放、編碼、控制功能,性能超出很多消費性汽車應用中的DSP處理器和微控制器組合。三洋採用該解決方案來實現影像轉換、濾波、平滑和混合等高階演算法,為CCA-BC200提供即時「魚眼」校正功能,防止「梯形失真」。這些功能實現清晰、正確的影像,幫助駕駛員安全地進行倒車,清楚地看到道路上有什麼障礙。  7 P5 l) O  D1 H, _4 @
4 i% c1 }* H7 R: b0 x9 @
三洋表示,Cyclone II FPGA和Nios II嵌入式處理器提供的高階功能非常有價值,採用Altera的Quartus II軟體,不但提高整合度,還獲得明顯的產品及時面世優勢,這一款軟體能夠幫助其迅速實現各種複雜設計。
23#
 樓主| 發表於 2008-1-24 17:33:32 | 只看該作者

Altera FPGA具340K邏輯單元

Altera提供大容量FPGA,Altera 65奈米 Stratix III系列之一EP3SL340具有340K邏輯單元(LE)容量,支援DDR3記憶體,介面速率超過1067Mbitp/s,在所有的大容量、高性能邏輯元件(PLD)中具有低功率消耗優勢。Stratix III FPGA適合各類終端市場多種應用,包括通訊、電腦、儲存以及軍事和航太等領域。  / i: I% H1 M9 i& t- ]  `

' x" c0 A% R7 S7 C3 m) v2 `Stratix III EP3SL340 FPGA比競爭大容量FPGA性能高出25%,採用該公司可編程功率消耗技術,功率消耗降低29%。元件的DDR3記憶體介面速率超過1,067Mbitp/s,記憶體性能比競爭FPGA方案高出33%。利用340K LE、17位元組嵌入式記憶體以及五百七十五個18×18乘法器,設計人員能夠把系統功能提高。  % ?$ P2 ?. X3 K; h9 k: D' P$ z( b

2 w1 n1 a8 G& Z+ d4 B6 HStratix III FPGA和Altera Quartus II設計軟體相結合,具備效能優勢,將可縮短編譯時間,更迅速地完成整體時序逼近。利用該性能,透過Quartus II軟體的高階布局布線演算法,高階設計工程師能更快地將產品推向市場。  % w; `. w, n; Y( b0 P
1 g# ^7 L; d3 o2 f- f" P- l
Altera表示,Stratix III FPGA實現低功率消耗、高性能和大容量。340K LE的供貨清楚地展示該公司技術優勢,所交付的元件具有快速的記憶體介面以及優質的系統性能,並降低整體功率消耗,縮短編譯時間。
24#
 樓主| 發表於 2008-1-29 14:45:15 | 只看該作者

Altera Stratix II GX FPGA提供SFI-5介面

2008/1/29-Altera宣布具有嵌入式收發器的Stratix II GX FPGA支援SERDES訊框器介面Level 5(SFI-5)標準,為高性能光通訊應用提供40G∼50Gbit/s介面。SFI-5規範是晶片至晶片標準,保證前向糾錯(FEC)技術、訊框器及光纖轉發器之間的通用性。硬體測試驗證Stratix II GX FPGA符合SFI-5標準,其二十個高速序列收發器通道的資料速率在600M∼6.375Gbit/s之間,很容易滿足SFI-5介面要求。  " U! j: |: m, O' X8 p& ?

& `# I  a9 y9 p8 C# v' a' uSFI-5光纖網路論壇(OIF)規範是為網路處理器設備和光纖轉發器提供介面而開發,以進一步提高頻寬。SFI-5標準支援的網路傳送格式包括OC-768、STM256和OTN OTU-3。除了SFI-5標準以外,Altera Stratix II GX FPGA還支援眾多的光電通訊協定,具有低功率消耗特性及優異的訊號完整性,適合高速設計。  9 ~7 d" I7 G% q
, x7 ^! }. |; M/ J$ z( y
Altera的Stratix II GX FPGA具有二十個工作在600M∼6.375Gbit/s的收發器通道,為需要多路數10億位元序列I/O的應用提供高性能、大容量解決方案。Altera的收發器技術具有可靠的雜訊抑制能力,優異抖動性能,且功率消耗較低。Stratix II GX元件是多種序列通訊協定的解決方案,這些通訊協定包括SerialLite II、XAUI、SONET/SDH、Gigabit乙太網路、光纖通道、Serial RapidIO、PCI Express、SMPTE 292M和SFI-5等。
25#
發表於 2008-2-21 15:03:16 | 只看該作者

Altera加速推出汽車電子產品組合

為了提供汽車電子市場的創新發展平台,Altera宣布將開始發售複雜型可編程邏輯元件(CPLD)、現場可編程閘陣列(FPGA)和結構化ASIC系列部分型號的汽車級元件,汽車級規範符合嚴格的汽車品質和可靠性標準。  
8 |2 L# M: T, v1 y# F# iAltera為支援汽車OEM而進行的最新系列開發,以幫助OEM針對新興汽車資訊娛樂、網路和輔助駕駛應用建構更新平台。與ASIC和特定應用標準產品(ASSP)不同的地方在於這些平台很容易在各種汽車款式中發揮其產品優勢。使用可編程邏輯解決方案,和ASSP產品相比,汽車產品能更迅速地滿足快速變化的功能需求,而功能需求的變化要比典型汽車設計週期快得多。  ) B  d9 T& ^: F, T: e/ V! K% q
, l5 I2 j  \/ v6 N8 q/ g
Altera產品系列的部分型號指定在汽車級,包括MAX 7000AE和MAX II CPLD、Cyclone、Cyclone II和Cyclone III FPGA及HardCopy II結構化ASIC等。Altera的低成本Cyclone III FPGA是業界65奈米製程節點唯一的汽車級FPGA,HardCopy II結構化ASIC是汽車級結構化的ASIC。  " _% Y& g2 Z2 c
2 _# o  z4 D% J7 P
該公司汽車級元件符合ISO/TS16949,滿足ISO 9001:2000,以及汽車和客戶的特殊需求。該公司所有的生產合作夥伴都通過TS16949認證和註冊,包括晶圓代工廠(TSMC)及封裝和測試合作夥伴,包括ASE和AMKOR。該公司的汽車級產品根據AEC-Q100規範進行測試,支援生產件批准程序(PPAP),工作接面溫度介於-40∼125°C之間。
26#
發表於 2008-3-25 16:09:52 | 只看該作者

中興通訊採Altera FPGA實現TD-SCDMA遠端射頻

Altera宣布中興通訊(ZTE)在新的TD-SCDMA遠端射頻單元(RRU)中採用Stratix II FPGA,Stratix II元件完成ZTE RRU所有主要數位中頻(IF)功能。TD-SCDMA是中國第三代(3G)移動電信標準,被3GPP標準組織所採用。該標準發展越來越受到電信行業關注,有更多組織參與其中。此外,由於TD-SCDMA的智慧天線需求,RRU將得到廣泛應用。 / D% Y1 a: [" Z* o  \# \6 R, J
2 A, G/ k5 F! q/ Y
ZTE RRU產品在功能和性能上達到一個全新層次。Altera Stratix II元件實現的功能可能需要多個ASSP才能完成,使其具有電路板面積、可靠性,以及功率消耗優勢。而Stratix II FPGA還能支援RRU遠端現場硬體更新。  2 i$ C1 R% u3 e

7 U" |, Z! p0 }% @' O& I: [- K, o, kStratix II元件的靈活性和性能使Altera成為ASSP最佳替代方案,在快速發展的TD-SCDMA市場上能與中興通訊這樣一流企業進行合作,讓Altera感到非常高興。只要輕鬆地利用HardCopy ASIC來進行移植,Altera即能幫助中興通訊按時完成具有挑戰性的開發計畫,並保持競爭優勢。
27#
 樓主| 發表於 2008-3-27 16:48:51 | 只看該作者

Altera/Bitec為新一代視訊系統提供開發平台

2008/3/27- Altera和Bitec提供視訊開發套件以幫助設計人員迅速開發對成本敏感的高性能視訊應用,實現其原型產品。套件的核心是該公司的Cyclone III FPGA,其提供兩百八十八個乘法器和4Mb嵌入式記憶體模組,且功率消耗很低,該元件具有強大的平行處理能力,是理想的視訊處理平台。套件支援多種視訊I/O格式,使視訊應用開發人員能夠利用他們的實驗室視訊訊號,以及顯示設備迅速開發、除錯設計,實現設計原型。  
) F9 J, N" S8 O  E" y+ b
* a, I+ z  q6 \+ v% P" G8 Q  i2 sBitec表示,Cyclone III FPGA架構具有豐富的邏輯、乘法器和嵌入式記憶體資源,能夠以很高的性能價格比實現高性能視訊處理功能。該公司和Altera聯合開發這一視訊開發套件,吸引視訊監控、視訊會議、工業成像以及其他視訊應用領域的大量客戶。  
6 N/ a0 V/ l% z/ H- ]: C. o
# O& ?! t' q6 k2 G視訊開發套件包括Cyclone III開發板和兩片由Bitec開發的高速Mezzanine連接器(HSMC)視訊介面子卡。套件支援複合視訊、S視訊、DVI和RGB視訊訊號,其包括Cyclone III EP3C120F780開發板、四路視訊HSMC子卡、DVI HSMC子卡和DVI纜線、Quartus II網路版軟體、可使用Altera OpenCore Plus矽智財(IP)評估巨集功能,包括視訊和影像處理(VIP)套件、由Bitec開發,含有視訊Mosaic參考設計的CD-ROM。
28#
 樓主| 發表於 2008-4-1 18:15:11 | 只看該作者

Altera低功率消耗Cyclone III FPGA出爐

Altera宣布65奈米Cyclone III FPGA系列推出新8毫米×8毫米封裝(M164),為設計人員提供單位電路板上容量最大的FPGA。設計人員現在可充分利用Cyclone III元件的低功率消耗和大容量領先優勢,設計實現消費性、軍事和工業市場上空間受限的大批量應用。  
' ]0 r5 P6 v7 [9 e0 k- B: k9 j6 S& `! E
新的8毫米×8毫米一百六十四接腳封裝具有高達16K的邏輯單元(LE),擴展Cyclone III FPGA的大容量小封裝產品,該系列包括14毫米×14毫米兩百五十六接腳(U256)和17毫米×17毫米四百八十四接腳(U484)封裝。每一封裝在其布局下都有豐富的邏輯和I/O,支援工程師在新的應用中使用FPGA,例如掌上型無線電設備、衛星電話、I/O模組和消費性顯示器等應用。  
$ p5 X3 B+ A% `* q7 Z  F$ J3 u2 K+ |5 |; E) U! e) O' |( i
Cyclone III元件功率消耗比競爭FPGA低75%,具有5K至120K LE,以及4Mb的記憶體和兩百八十八個數位訊號處理(DSP)乘法器。此外,Cyclone III FPGA系列比競爭低成本FPGA性能高出近60%。Cyclone III系列採用台積電(TSMC)的65奈米低功率消耗(LP)製程技術,提供商業、工業和擴展溫度範圍支援。
29#
發表於 2008-5-8 12:12:03 | 只看該作者

Altera LVDS I/O標準支援SGMII

Altera宣布Stratix III FPGA在其LVDS I/O上支援序列Gigabit媒體獨立介面(SGMII)。Stratix III LVDS I/O的介面速率達到1.25Gbit/s,滿足SGMII嚴格的抖動性能要求,支援不含收發器的三速乙太網路(10/100/1000Mbit/s)介面。Stratix III FPGA是業界首款在LVDS接腳上支援Gigabit乙太網路SGMII的可編程邏輯元件,降低每項元件的成本和功率消耗,並可提供更多的介面。    c2 Y, n; D% E" Q( h

) H7 S3 d8 U/ K/ IStratix III FPGA的SGMII I/O支援元件可透過小型可插拔(SFP)光纖模組連接Gigabit乙太網路埠。用戶使用Stratix III FPGA的LVDS通道,可以在多埠應用中整合較多的Gigabit乙太網路通道,如九十六埠SGMII交換器等。  
4 z4 r. |3 R, t- J% N
8 c, w. N- V) y7 WStratix III FPGA LVDS通道之所以能支援Gigabit乙太網路SGMII,是因為其架構具有較低的抖動特性,支援動態相位對齊(DPA)和軟式核心時鐘資料恢復(CDR)模式。軟式核心CDR在可編程架構中以IP的形式實現,可從嵌入時鐘的資料中提取時鐘,支援SGMII。
30#
發表於 2008-5-20 17:35:16 | 只看該作者
Altera發佈業界第一款40-nm FPGA與HardCopy ASIC
0 K+ ~9 W: F5 W" j7 Q& f! x. h9 x7 F. b) \% p: o( i
Stratix IV FPGA和HardCopy IV ASIC皆提供收發器功能選項1 [( k' k; x1 s9 \4 u7 ?$ D9 `

! S4 w5 _. m* N2 M9 x2008年5月20日,台北訊—為幫助設計人員提高整合度與進一步創新,Altera公司(NASDAQ:ALTR)今天發佈了業界的第一款40-nm FPGA和HardCopy® ASIC。Stratix® IV FPGA和HardCopy IV ASIC皆提供收發器,並且在密度、性能和低功率消耗上遙遙領先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV元件等價,具有1千3百30萬邏輯閘。Altera® 40-nm元件滿足了許多市場對各種高階應用的需求,例如,無線和有線通訊、軍事、廣播和ASIC原型開發等。
1 ~! A  v% H. i0 S. q
, F0 z3 r" Z9 M( L) e( m; S. I隨著對網際網路傳輸視訊、高速無線資料和數位電視等服務需求的不斷增長,設計人員需要能夠提供更高的資料速率、更高的介面頻寬和資料處理能力更強的解決方案,而且其功效要好。為解決這些設計挑戰,Altera借助在收發器、記憶體介面、低功率消耗技術和FPGA內部核心架構上的創新,實現40-nm元件的新功能。" S& S* N4 _* x

) B2 |9 F# O. `/ U( W, G$ M: b  AStratix IV FPGA系列採用了台灣積體電路公司(TSMC)的40-nm製程技術製造,包括兩個型號,增強型具有豐富的記憶體和數位訊號處理(DSP)資源(Stratix IV E FPGA),以及具有收發器的增強型(Stratix IV GX FPGA)。Stratix IV GX FPGA的48個收發器以8.5 Gbps的速率工作,為設計人員提供業界最大的頻寬,是任何其他FPGA頻寬的兩倍以上。Stratix IV GX FPGA還為PCI Express(PCIe) Gen 1和2提供硬式核心矽智財(IP)支援,並支援多種通訊協定,包括Serial RapidIO®、XAUI(包括DDR XAUI)、CPRI(包括6G CPRI)、CEI 6G、Interlaken和乙太網路等。4 u% }3 t- T; g# t
  a% o0 S2 x0 c+ L
為滿足客戶對低功率消耗的需求,Stratix IV系列元件採用了Altera獲得專利的可編程功率消耗技術。這一低功率消耗技術最佳化了邏輯、DSP和記憶體模組,在設計中需要的地方提高性能,而盡可能降低其他地方的功率消耗。
5 s8 f5 l$ ~. E1 M
! m6 {* g$ y1 x5 V+ l# C' L$ p在新的HardCopy IV ASIC系列中,Altera首次提供了採用收發器架構的ASIC選擇。在設計中使用Stratix FPGA,具有FPGA硬體和軟體協同設計和協同驗證的優勢,產品上市縮短了幾個月的時間,而使用HardCopy ASIC則具有ASIC量產的優勢。5 z% N. G% h0 |4 U. }
Altera公司CEO、總裁兼董事長John Daane評論表示:「今天的發佈進一步擴大了Stratix系列相對於競爭產品在密度、性能和低功率消耗上的優勢。結合HardCopy ASIC系列,Altera是唯一能夠提供全面的高性能解決方案的公司,幫助設計人員迅速實現設計構思,大批量投入生產。」- B( p8 [4 ~, j9 C0 j1 g

* a* J- O/ M6 s. f  Q& A: ~( a- aAltera公司今天還發佈了新版Quartus® II設計軟體(請參考相關發佈:「Altera Quartus II軟體版本8.0使高階FPGA的性能和效能達到了前所未有的水準」),並為40-nm產品提供最佳的IP解決方案。Quartus II軟體版本8.0的性能在業界是最好的,邏輯利用率非常高,而編譯時間最短,設計人員採用該軟體不但提高了團隊設計的效率,而且能夠儘快將產品推向市場。8 U# J7 b) Y- d+ U* s/ e
) F  D3 U& h' e: p( `: Q, V# r1 h
供貨資訊% ^: m* [2 C# h  C, ^
客戶現在可以使用Altera的Quartus II設計軟體版本8.0開始Stratix IV設計。將於2008年第四季提供Stratix IV元件系列第一個型號的工程樣品。客戶可以在2009年第三季下單HardCopy IV ASIC。關於Stratix IV元件的詳細資訊,請瀏覽www.altera.com/stratix4。關於HardCopy IV ASIC元件的詳細資訊,請參考www.altera.com/hardcopy4
0 R/ L: H5 r$ k, K* j% J
. x! ^6 d( F5 }8 Y% u' @8 d
$ g& c% m) d) e2 `3 p

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
31#
發表於 2008-5-20 17:39:09 | 只看該作者
Altera Quartus II軟體版本8.0使高階FPGA的性能和效能達到了前所未有的水準! X1 e- r2 x9 g! c1 l+ k
借助性能、邏輯利用率和編譯時間優勢,加速產品上市,提高團隊設計效率

) p1 t( ~" e0 T0 s+ v
5 }9 C: W0 S3 Y1 k3 q2008520日,台北訊Altera公司NASDAQALTR今天發佈Quartus® II軟體版本8.0支援公司的40-nm Stratix® IV FPGAHardCopy® ASIC延續了公司在設計軟體性能和效能上的領先優勢。與最相近的競爭軟體相比,這一版本的Quartus II軟體在高階FPGA上平均快出兩個速率等級,編譯時間縮短了3倍。8.0版增加了新的效能特性,支援業界最先進的FPGA,進一步鞏固了Altera幫助FPGA設計人員獲得最佳性能和效能的承諾(請參考「Altera發表業界第一款40-nm FPGAHardCopy ASIC」的相關發佈)。$ |2 ^4 ?2 [. T5 s
, o% ?* K6 ^; ]2 Y
在過去5年中,Quartus II軟體的高階FPGA編譯時間在業界一直是最短的,平均每年縮短20%。客戶在Windows平臺上使用8.0版來設計Altera65-nm Stratix III FPGA,與7.2版相比,編譯時間最多縮短了50%,平均達到22%。在Linux平臺上,編譯時間則平均縮短30%以上。運用了多處理器伺服器的設計,將在編譯時間上更具優勢,借助業界唯一由供應商提供的FPGA設計軟體以及多處理器支援,編譯時間平均還會降低20%# M& t2 E" F3 g# |$ @0 ]- g
名列前茅的效能優勢3 ?" F9 x! [' W/ f
( C( Q0 S4 m" V7 J+ f
Quartus II
軟體的漸進式編譯特性使用戶在效能上名列前茅,與標準編譯相比,編譯時間縮短了近70%。為幫助設計人員進一步充分發揮漸進式編譯的優勢,Quartus II軟體版本8.0提供了新的設計分區規劃器。在建立漸進式編譯設計分區過程中,互動式圖形使用者介面(GUI)可提供即時回饋,例如邏輯資源佔用以及分區內時序通路等,幫助設計人員研究並迅速確定最有效的分區方案。
; t# K" ~! B8 k/ R
Altera軟體、嵌入式和DSP市場總監Chris Balough評論表示:「在將產品推向市場的競賽中,我們的客戶一直強調FPGA設計效能的重要性。隨著8.0版的發佈,AlteraQuartus II軟體有明顯的效能優勢,將可繼續贏得客戶的信任,現在,他們可以採用業界最先進的40-nm FPGA。」
& p# D/ H! G* `Quartus II軟體版本8.0的其他增強特性5 u) U0 a- Z1 h' o
·新的任務視窗:提供互動式設計流程控制臺,指導使用者完成FPGA設計流程。
. G2 `) `# ?9 @+ L·SOPC Builder提供漸進式編譯支援,為設計庫增加關鍵的矽智財(IP)模組,包括JTAGSPI介面。8 ?3 H7 `" D  ~! a
·增強FPGA I/O規劃:在接腳規劃器中增加接腳交換功能,加速電路板開發3 ?' v5 A/ I# K. x' U8 E# C1 Q
·新的IP精靈為成功地使用Altera PCI ExpressDDR3 IP提供專門的設計指南和建議。) @3 e3 f( G- x
·MegaCore® IP資料庫:整合Quartus II軟體中,讓使用者更方便地使用AlteraIP心組合。這一版本新增特性包括PCI Express Gen2硬式核心IP5個新的視訊和影像處理內部核心,並對很多特性進行了改進。
+ ?1 U7 z3 x+ [7 A& G. D·新的巨集功能:Quartus II軟體中新的浮點、延時鎖定迴路以及記憶體初始化巨集功能,將有助於加速設計開發。
% d) A2 w: O5 G" R0 i; K
* {& k# z: ]# ]6 C價格和供貨資訊
- Y( u7 P6 o8 F, r% K3 I現在可以透過當地的Altera®業務代表和經銷商來購買Quartus II訂購版軟體版本8.0Quartus II軟體版本8.0訂購版和網路版都可以在63日透www.altera.com/download進行下載。也可以透過www.altera.com/dvdrequest申請DVD格式的Quartus II軟體。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購費用中,簡化了獲得Altera設計軟體的過程。訂戶會收到Quartus II訂購版軟體、Mentor Graphics® ModelSim®-Altera版以及IP基本套件的全部授權,它包括11Altera最流行的IPDSP和記憶體內部核心。節點鎖定PC授權的年度軟體訂購價格是2,495美元,可以透過www.altera.com/buyquartus來購買。
6 u) l! G. k$ d! g$ T  t. `' z6 D2 U6 G# s$ j
[ 本帖最後由 jiming 於 2008-5-28 09:49 AM 編輯 ]
32#
 樓主| 發表於 2008-5-28 09:49:38 | 只看該作者

Altera發佈業界第一款40-nm FPGA與HardCopy ASIC

為幫助設計人員提高整合度與進一步創新,Altera公司發佈業界第一款40-nm FPGA和HardCopy ASIC。Stratix IV FPGA和HardCopy IV ASIC皆提供收發器,並且在密度、性能和低功率消耗上領先。' r3 {3 s2 `* l/ u4 r1 ?2 l

" l* A* ^5 [4 T7 Q: [ Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV元件等價,具有1千3百30萬邏輯閘。Altera® 40-nm元件滿足了許多市場對各種高階應用的需求,例如,無線和有線通訊、軍事、廣播和ASIC原型開發等。( T: `5 `8 Q$ m! v/ @" T
; m8 I' a2 C1 f# n* w. X4 l5 R# A: P
 隨著對網際網路傳輸視訊、高速無線資料和數位電視等服務需求的不斷增長,設計人員需要能夠提供更高的資料速率、更高的介面頻寬和資料處理能力更強的解決方案,而且其功效要好。為解決這些設計挑戰,Altera借助在收發器、記憶體介面、低功率消耗技術和FPGA內部核心架構上的創新,實現40-nm元件的新功能。
! R4 [3 y' B0 k+ h. j' V' I7 E, B' }' {3 k6 b5 p; Z
 Stratix IV FPGA系列採用了台灣積體電路公司(TSMC)的40-nm製程技術製造,包括兩個型號,增強型具有豐富的記憶體和數位訊號處理(DSP)資源(Stratix IV E FPGA),以及具有收發器的增強型(Stratix IV GX FPGA)。Stratix IV GX FPGA的48個收發器以8.5 Gbps的速率工作,為設計人員提供業界最大的頻寬,是任何其他FPGA頻寬的兩倍以上。Stratix IV GX FPGA還為PCI Express(PCIe) Gen 1和2提供硬式核心矽智財(IP)支援,並支援多種通訊協定,包括Serial RapidIO®、XAUI(包括DDR XAUI)、CPRI(包括6G CPRI)、CEI 6G、Interlaken和乙太網路等。
9 d& T* t! q( U
% w9 B+ ]( ~; o1 C* H7 q 在新的HardCopy IV ASIC系列中,Altera首次提供了採用收發器架構的ASIC選擇。在設計中使用Stratix FPGA,具有FPGA硬體和軟體協同設計和協同驗證的優勢,產品上市縮短了幾個月的時間,而使用HardCopy ASIC則具有ASIC量產的優勢。
33#
發表於 2008-6-3 18:00:57 | 只看該作者

Altera的Nios II嵌入式評估套件獲得技術選擇獎

Altera宣布Cyclone III版Nios II嵌入式評估套件獲得兩項2008年度技術選擇獎-eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。技術選擇獎授予創新技術,以及透過實踐努力幫助工程師應用這些新技術的公司。技術選擇獎涉及到關鍵技術領域,包括虛擬化技術、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。  * t. D4 m& J& l* B3 `- ~3 B
  i3 R' E' l0 j, g; t
Nios II嵌入式評估套件是功能豐富的低成本平台,以快速簡單的「動手實踐」方式幫助嵌入式設計人員使用Nios II處理器和Altera SOPC Builder系統設計軟體。透過簡單的幾個按鍵,開發人員還可利用該評估套件來啟動實例程式,包括網路、硬體加速和影像處理等。對於剛接觸FPGA處理器的軟體設計人員,依舊是理想的開發平台。  9 `# r1 ?% a0 e3 y& _
9 A- z* ]1 B' |, R, U
eg3.com資深編輯Jason McDonald評論表示,對比眾多公司及其產品後,很顯然,Altera的Nios II嵌入式評估套件最終勝出,其具有互動式功能、獨具特色的創新技術最佳例子。Nios II嵌入式評估套件在FPGA設計上有獨到優勢,毫無疑問應該獲得編輯選擇獎,以及讀者認可的讀者選擇獎。  
, n  D1 z! k. R/ i- x! f3 `! p& d; g/ ^9 r% v" L+ i0 c+ ?# z# U
Altera軟體、嵌入式和DSP行銷總監Chris Balough表示,很榮幸獲得此獎項,並得到大家的認可。自從Nios II嵌入式評估套件發布以來,客戶回應非常熱烈。Altera與其合作夥伴提供豐富的應用軟體和觸控介面,展示Nios II處理器強大功能,使設計人員能迅速在其系統中應用這些設計。
34#
 樓主| 發表於 2008-7-8 12:18:17 | 只看該作者

Altera高性能數位訊號處理設計提高一個數量等級效能

針對高性能數位訊號處理(DSP)設計,Altera公司發布具有第二代模型合成技術的DSP Builder工具版本8.0。該技術使DSP設計人員第一次能夠自動產生採用高階Simulink設計描述架構的時序最佳化RTL程式碼。相較於手動最佳化HDL程式碼需要數小時甚至數天時間,新的DSP Builder特性,可讓設計人員幾分鐘內即實現接近峰值FPGA性能的高性能設計,大幅地提高了效能。  # S/ }  Z7 i" x8 h. B! e
$ U9 ~/ s- a  @! v9 q" D5 a  p
The MathWorks訊號處理和通訊市場總監Ken Karnofsky表示,DSP Builder第二代採用模型架構的合成技術,在設計高性能DSP時,可以借助該技術使用Simulink做為建模、模擬和實施環境。大量提升設計人員在Altera FPGA上實現DSP功能時的效能。  ! O7 r' y/ f! B& w# J: `
7 M+ S" l2 C* N6 C' h
設計無線基地台多載波、多天線RF處理等實際應用中的多通道訊號處理資料通路時,新的DSP Builder第二代合成技術大幅提高了效能。DSP Builder工具自動加入串流階級和暫存器,透過分時多工技術產生高度最佳化的功能設計,例如數位昇頻(DUC)、降頻(DDC)、峰值因數抑制(CFR)和數位預失真(DPD)等功能,可大幅地提高效能。使用戶能夠迅速完成系統層級設計,並針對載波頻寬、載波數、天線和分區變化輕易調整設計。DSP Builder版本8.0提供了多天線、多載波WiMAX和WCDMA DUC與DDC設計等的設計實例。
35#
發表於 2008-7-14 13:44:53 | 只看該作者

Altera高性能DSP設計提高一個數量等級效能

DSP Builder版本8.0具第二代時序驅動Simulink合成技術9 ~' B& E* H$ s

) T6 J, R2 y8 ~, x& X* ]9 h( s針對高性能數位訊號處理(DSP)設計,Altera日前發佈具有第二代模型合成技術的DSP Builder工具版本8.0。該技術使DSP設計人員第一次能夠自動產生採用高階Simulink設計描述架構的時序最佳化RTL程式碼。借助這項新的DSP Builder特性,設計人員可在幾分鐘內即實現接近峰值FPGA性能的高性能設計;與手動最佳化HDL程式碼需要數小時甚至數天時間相比,大幅地提高了效能。
0 `0 w9 E2 e7 X5 g% p) N* O. [7 }" x& y* t) M
設計無線基地台多載波、多天線RF處理等實際應用中的多通道訊號處理資料通路時,新的DSP Builder第二代合成技術大幅提高了效能。DSP Builder工具自動加入串流階級和暫存器,透過分時多工技術產生高度最佳化的功能設計,例如數位昇頻(DUC)、降頻(DDC)、峰值因數抑制(CFR)和數位預失真(DPD)等功能。這將可大幅地提高效能,使用戶能夠迅速完成系統層級設計,並針對載波頻寬、載波數、天線和分區變化輕易調整設計。DSP Builder版本8.0提供了多天線、多載波WiMAX和WCDMA DUC與DDC設計等的設計實例。
  t& h0 k* h7 c! e- W
2 n. m/ Z5 \: H2 M  D; S+ \9 _7 x9 jAltera軟體、嵌入式和DSP市場總監Chris Balough指出:「Altera不斷地為FPGA設計效能設定標準,包括高性能DSP設計。DSP Builder版本8.0中包含的創新合成技術實現了時序推動的FPGA實施環境,幫助設計人員透過簡單的按鈕點選,便可獲得他們需要的系統性能——並且效能提高了一個數量等級。」
36#
發表於 2008-7-28 14:39:06 | 只看該作者

Altera第二季財報 每股盈餘較去年同期增加43%

Altera日前宣佈第二季銷售額達3.599億美元,比2008年第一季增加7%,較2007年第二季增加13%。在2008年第一季0.839億美元淨收益和稀釋每股盈餘0.27美元基礎上,第二季淨收益增加到0.98億美元,稀釋每股盈餘0.32美元。和2007年第二季相比,今年第二季淨收益增加22%,稀釋每股盈餘增加43%。0 R+ Z" e5 ^& w' V

/ T& u$ m2 Y& R; |% q上半年營運現金流量為2.268億美元。在第二季,Altera以140萬美元購回其65,000普通股。到目前為止,在第三季,Altera已經以1,040萬美元另外購回了526,000普通股。Altera第二季末流動資金和投資達到12億美元。Altera董事會宣佈,每股0.05美元當季股利將於2008年9月2日支付給2008年8月11日股權登記的股東。
37#
發表於 2008-7-30 11:01:51 | 只看該作者

松下選用Altera低功率消耗Cyclone III FPGA

Altera宣布松下公司在P2 HD專業廣播高畫質攝影機中選用Cyclone III FPGA。P2 HD AJ-HPX2700和P2 HD掌上型AG-HPX170是松下公司為滿足對高畫質(HD)廣播需求而開發的兩款無磁帶攝影機。  
: t  h7 B/ e+ V+ e
. Y/ K, P9 B6 M8 O  d1 S" M4 ^! r3 r隨著全球市場朝向HD的邁進,廣播行需要高清晰的影像品質。在松下P2 HD專業廣播高畫質攝影機中,Cyclone III FPGA提供HD視訊處理功能,實現與P2記憶卡的介面,並控制LCD顯示螢幕。在所有低成本FPGA系列中,Cyclone III元件具有最大的記憶體邏輯比和DSP邏輯比,適合HD攝影機等視訊處理應用。  
! b# \+ Z# U4 T% z6 v! y! A' A% K! f, H( _7 Q
松下原材料和採購管理部經理Akihito Nakatsukasa表示,Cyclone III FPGA具有較好的數位訊號處理性能,能夠為廣播行業客戶提供最高等級的影像品質。Cyclone III元件的功率消耗非常低,大幅降低了攝影機內部所產生的熱量。由於攝影機中需要的零件較少,也縮短了開發時間,降低成本。  
% E+ a+ g: |- r8 C) Y: q! ?. h( g& b
7 G3 M1 B' K- \6 a9 a新的P2 HD AJ-HPX2700專業攝影機以高密度Flash記憶體替代了老式磁帶。其功能簡化了現場攝製和編輯過程中的媒體處理,提高了現場設備應用的可靠性。P2 HD掌上型AG-HPX170是一款專業消費者等級的攝影機,具有AJ-HPX2700所具有的影像品質清晰並且穩定可靠的特性,其小巧輕型的系統實現了優異的可攜性。
38#
發表於 2008-8-18 10:31:03 | 只看該作者

XLoom使用Altera FPGA開發板

Altera為進一步展示其FPGA靈活性和通用性,宣布XLoom通訊公司採用Stratix II GX FPGA訊號完整性開發套件來提供獨特誤碼率(BER)測試環境。Altera採用FPGA架構的開發板,支援XLoom以更高性能價格比來測試晶片級光電互聯模組。這一獨特測試環境更貼近實際的客戶狀態,同時進一步節省空間,降低功率消耗。  
; ?  U" M6 I; Q# I( T* a$ j
/ N7 \' I; O7 Y; m% T* K2 dXLoom總裁兼CEO Avner Badihi表示,其AVDAT 4X 20 Gbit/s內置式光纖連接器在各種資料速率下進行全面測試,每個通道最大速率高達5Gbit/s。Altera Stratix II GX FPGA開發板的絕對成本較低,且占用較少實驗室空間和功率消耗,有助於提高其性能價格比。到2008年年底,XLoom計畫採用10∼15片Stratix II GX FPGA電路板,預計設備和功率消耗成本會節省100萬美元以上,實驗室空間減少400多平方英尺。
/ a& }& t4 M' j" a- z$ K! n, X3 g! ?' v! G9 g+ p6 m
XLoom在其AVDAT 4X光纖10GbaseCX4收發器設計和生產上採用Stratix II GX開發板實現獨特BER測試流程。裝配的Stratix II GX FPGA使XLoom能針對AVDAT 4X開發InfiniBand SDR和DDR(20 Gbit/s)互聯,以及10 Gigabit乙太網路互聯。  . Z  l& n; }1 y$ Q) O5 x
/ G+ n' _# c: R2 y, ]
Altera高階產品行銷資深總監David Greenfield表示,XLoom在Stratix II GX開發套件上的創新應用,是該公司採用Altera FPGA產品以高性能價格比解決其所面臨難題的另一個實例。非常高興能幫助XLoom和其他業界開拓者在減小產品體積上進行創新,並贏得市場。
39#
 樓主| 發表於 2008-9-15 12:28:30 | 只看該作者

Newtec寬頻終端選用Altera Cyclone II FPGA

在當今高速視訊下載和資料傳輸環境中,網際網路已成為世界上很多家庭的日常工具。該技術雖然發展很快,但是歐洲仍有許多農村地區直到現在還無法進行寬頻存取。Altera宣布榮獲大獎的Newtec Sat3Play寬頻終端採用其Cyclone II FPGA提供寬頻服務。  # A' {0 O0 ?" l1 ]/ w# _9 e
0 p9 _$ h1 t) g" i6 v2 J$ S* [* O
Sat3Play寬頻終端是雙向衛星系統的組成部分,支援ISP和電信公司在還沒實現低成本寬頻鏈結的地區提供語音、資料和電視服務。Newtec是衛星通訊產品和解決方案的世界級供應商,其產品包括DVB調節器、數位電視、射頻分配網路、電視網路,以及IP寬頻存取網路等。  
0 |8 e; \3 w; s4 v( c* x; B- B; n5 {2 L" `0 ?* C
Altera Cyclone II元件實現靈活、可更新的Sat3Play寬頻終端。在終端中,Cyclone II元件被使用為ASSP輔助運算器,處理返回通道的上游調節,對通訊協定封裝資料進行濾波,傳輸並接收IP資料封包,同時處理PCI等關鍵系統介面。  
: R1 y5 P# T- ]( Z- H- T8 S0 s4 D# D" o7 i4 D3 [& \( Z* J
Altera通訊業務部資深總監Arun Iyengar表示,在Newtec Sat3Play終端的核心部分下運作,Altera的Cyclone II FPGA有足夠的性能空間為新服務實現創新調節方案,同時,其可編程能力可簡化韌體更新。很榮幸為Newtec提供解決方案,讓歐洲用戶在寬頻存取上有更多選擇。
40#
 樓主| 發表於 2008-9-19 15:54:23 | 只看該作者

Altera元件全面支援XAUI通訊協定

Altera宣布將針對使用XAUI通訊協定的設計人員提供10 Gigabit乙太網路(10GbE)參考設計。網路路由器、企業和都會乙太網路交換器,以及儲存交換器中的線路卡和系統控制器,都可採用Altera Arria和Stratix系列FPGA,來可靠地連接10GbE背板或網路。Altera的10GbE解決方案符合IEEE 802.3ae標準,並成功通過新罕布什爾州大學通用性實驗室10GbE測試。  ( Q/ l& J, ~' y1 y( T) z

/ w( q1 Y& n8 h# u# BAltera的10GbE參考設計是非常可靠、靈活的解決方案,具所有的MAC、PCS和PMA功能。除符合IEEE 802.3ae 10GbE標準外,Stratix II GX FPGA還成功通過所有相關的UNH 10GbE硬體測試,以及各種光纖X2模組的光纖模組通用性測試。採用標準10GbE測試設備及CX4和X2轉換器,並在Altera的Stratix II GX版PCI Express開發套件中,對參考設計進行模擬和硬體測試認證。  
( T/ z6 F% d& l% Y
6 X! N1 x8 x6 q7 ?, s. z; ]$ n6 AAltera的10GbE參考設計包括加密設計庫、詳細的10GbE應用筆記、帶有測試實例的模擬測試台,以及用戶配置GUI軟體。利用參考設計,設計人員能在多重10GbE系統中迅速實現Altera的Arria GX、Stratix II GX、Stratix III和Stratix IV GX FPGA。Altera 40奈米Stratix IV GX元件的推出讓設計人員可實現密度更高的大型10GbE設計,FPGA整合度達到優異水準。  : r* e4 s4 ?& {) b" ]
/ Q. ^4 @% S$ a: Q8 ^  J
Altera高階產品行銷資深總監David Greenfield表示,無論在企業、資料中心、都會或骨幹網路等所有網路領域中,對於寬頻應用的需求越來越強烈,尤其是10GbE市場。其10GbE解決方案符合標準並通過測試,讓客戶堅信Altera解決方案能與其他10GbE設備完美合作。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-2 12:27 PM , Processed in 0.145519 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表